据媒体报道,台积电在新竹宝山工厂开始2nm试产,其良率达到了60%,超越台积电内部预期,除了宝山工厂外,明年上半年台积电还计划在高雄工厂开展2nm试产工作。
据了解,代工厂批量生产芯片,需要70%甚至更高的良率,按照台积电的进度,在2nm大规模量产之前,台积电有时间能将良率提升到量产标准。
伴随着2nm时代的到来,其价格也跟着水涨船高,消息称台积电2nm晶圆的价格超过了3万美元,目前3nm晶圆的价格大概在1.85万至2万美元,对比可见2nm工艺的价格将会大幅提升。
值得注意的是,台积电的订单报价包含多种因素,和具体的客户以及订单量有关,部分客户可能会有些优惠,3万美元是一个较为粗略的数字。
公开报道显示,自2004年台积电发布90nm芯片以来,彼时晶圆报价近2000美元,制程技术到2016年演进至10nm后,报价增幅显著,至6000美元。进入7nm、5nm制程世代后,报价破万,5nm更是高达16000美元,且该统计价格尚未计入台积电2023年6%的涨幅。
在今年10月份,高通、联发科旗舰芯片全部转向3nm工艺制程,相关终端掀起了一轮涨价潮,半导体业内人士预计,由于先进制程报价居高不下,芯片厂商成本高企,势必将成本压力转嫁给下游客户或终端消费者。
值得注意的是,台积电在2nm制程节点将首度使用Gate-all-around FETs晶体管,另外N2工艺还能搭配NanoFlex技术,为芯片设计人员提供了灵活的标准元件。
与现有的N3E工艺相比,预计N2工艺相同功率下性能会有10%到15%的提升,或者在相同频率下功耗会下降25%到30%,同时晶体管密度将提升15%。
关键字:台积电 2NM
引用地址:
台积电2nm工艺继续涨价:芯片价格将会飙升
推荐阅读最新更新时间:2026-03-12 08:19
苹果 iPhone 18 系列 A20 芯片 2nm 封装技术升级,台积电 WMCM 产能预计 2027 年翻倍
1 月 20 日消息,据中国台湾《工商时报》报道,台积电正持续加大对先进封装技术的投资力度。 随着苹果 iPhone 18 系列搭载的 A20 系列芯片转向 2nm 制程,其封装技术也将从当前的 InFO(集成扇出型封装)升级至 WMCM(晶圆级多芯片模块封装)。 相较于 InFO,WMCM 的核心优势在于可在重布线层(RDL)上并行整合多颗不同功能的芯片,包括 AP 处理器、存储芯片,甚至高速 I/O 芯片,从而实现更高的互连密度、更佳的封装良率与更先进的散热性能。 消息人士指出,台积电正通过升级龙潭 AP3 厂既有 InFO 设备来扩充 WMCM 产能,同时也在嘉义 AP7 厂区新建专用的 WMCM 产线。投资者估计,WMCM
[半导体设计/制造]
消息称台积电在日 JASM 第二晶圆厂“极可能跳过 4nm,直攻 2nm 制程”
12 月 22 日消息,台媒《镜周刊》昨日报道称,台积电在日控股子公司 JASM 的第二晶圆厂“极可能跳过 4nm,直攻 2nm 制程”。 JASM 第二晶圆厂原本计划建设 6nm 工艺的晶圆代工生产线,但目前台积电现有 6nm 产线的产能利用率也只剩 60~70%,此时再扩产 6nm 显然经济效益堪忧。 与此同时,由于日本车企需求不振,车用半导体订单规模有限,JASM 第一晶圆厂当下持续亏损,台积电正以更加审慎的态度思考 JASM 的运营方向。 如果转而建设 4nm 生产线,那也将面临 2027~2028 年建成时 5/4 nm 世代需求高峰已过的问题。在此背景下,台积电内部已就 JASM 第二晶圆厂转为 2nm 的可能制定分析
[半导体设计/制造]
联发科首款台积电2nm制程旗舰SoC完成设计流片:明年底量产上市
9月16日消息,联发科今天在官网发文宣布,首款采用台积电2纳米制程的旗舰系统单芯片(SoC)已成功完成设计流片(Tape out),成为全球首批2nm芯片之一,预计明年底进入量产并上市。 虽然官方并没有公布具体产品,但是从产品规划上来看已经很明显了,这无疑就是下一代的天玑9系旗舰——天玑9600。 据介绍,台积电的2 nm制程技术首次采用能够带来更优异的性能、功耗与良率的纳米片(Nanosheet)电晶体结构。 台积电的增强版2 nm制程技术与现有的N3E制程相比,逻辑密度增加1.2倍,在相同功耗下性能提升高达18%,并能在相同速度下功耗减少约36%。 联发科表示与台积电一直以来持续在旗舰移动平台、运算、车用、数据中心等
[半导体设计/制造]
消息称英特尔在台积电 2nm 制程完成 Nova Lake 处理器芯片流片
7 月 14 日消息,媒体 SemiAccurate 本月 10 日报道称,英特尔数周前在台积电 2nm 制程节点 N2 完成了 Nova Lake 处理器芯片的流片 (Tape-out),下一步将是上电运行 (Power On)。 从英特尔目前的处理器设计推测,这指的应该是 Nova Lake 的计算模块 (Compute Tile),因为 CPU 内核对先进制程的需求最为迫切。 英特尔预计将在 Nova Lake 上延续双源代工策略,内部与外部互作备案。而英特尔代工的 Intel 18A-P / 14A 工艺是否能赶得上 Nova Lake 的时间规划值得关注。
[半导体设计/制造]
消息称台积电 2nm 工艺晶圆将涨价 10%
5 月 19 日消息,台媒 Ctee 今日的报告称,台积电将会进一步提高其 2nm 工艺晶圆的售价。 Ctee 称,未来几周晶圆价格将进一步飙升,这主要源于台积电在美国等海外地区建设晶圆厂成本上升,以及需要收回其今年资本支出计划中 380 亿至 420 亿美元(现汇率约合 2739.07 亿至 3027.4 亿元人民币)的部分投入。 据悉,台积电 2nm 工艺晶圆的价格将较此前上涨 10%,去年 300mm 晶圆的预估价格为 3 万美元(现汇率约合 21.6 万元人民币),而新定价将达到 3.3 万美元(现汇率约合 23.8 万元人民币)左右,报告还补充称,英伟达 CEO 黄仁勋认为台积电的尖端工艺“非常值得”。
[半导体设计/制造]
台积电未来约 30% 的 2nm 及以下先进制程产能将位于美国亚利桑那
4 月 21 日消息,台积电在上周四 17 日举行的 2025 年一季度财报法人说明会上宣布,待美国子公司 TSMC Arizona 的六座晶圆厂完工后,该企业未来约 30% 的 2nm 及以下先进制程产能将位于亚利桑那州。 ▲ 台积电 TSMC Arizona 项目现场 台积电董事长暨总裁魏哲家表示,2nm 将成为 TSMC Arizona 的主要节点。除此前已确认将导入 N2 和 A16 工艺技术的 Fab 3 外,第二阶段第一座晶圆厂 Fab 4 也将支持 N2 和 A16;而未来的 Fab 5 和 Fab 6 则瞄准更先进的技术,具体情况将视客户需求决定。 对于 TSMC Arizona 的研发设施,台积电表示该主要研
[半导体设计/制造]
Intel、台积电、三星激战2nm,先进工艺制程进度一览
4月3日消息,日前举办的Vision 2025大会上,Intel正式宣布18A工艺制程技术已进入风险生产阶段。预计今年下半年首发该工艺的Panther Lake处理器将进行大批量生产。 此举为“四年五个节点(5N4Y)”计划立下关键里程碑。按照Intel的愿景,18A将是其反超台积电、重夺半导体工艺世界第一的关键节点。 值得关注的是,此为新任华人CEO陈立武接棒后首度公开亮相,业界解读Intel此举在向台积电、三星等竞争对手展示技术肌肉。 Intel 18A工艺将全球首次同时采用PowerVia背面供电和RibbonFET栅极环绕(GAA)晶体管技术,台积电则会在今年下半年2nm使用Nanosheet晶体管技术、2026年下半年导
[半导体设计/制造]
曝iPhone 17全系首发3nm A19系列芯片:无缘台积电2nm工艺制程
11月19日消息,分析师Jeff Pu在报告中提到,iPhone 17、iPhone 17 Air首发搭载A19芯片,iPhone 17 Pro和iPhone 17 Pro Max首发搭载A19 Pro芯片,这两颗芯片都是基于台积电第三代3nm制程(N3P)打造。 据悉,iPhone 15 Pro系列首发的A17 Pro基于台积电第一代3nm制程(N3B)打造,iPhone 16系列的A18和A18 Pro基于台积电第二代3nm制程(N3E)打造。 相比N3E,采用N3P工艺打造的芯片拥有更高的晶体管密度,这意味着iPhone 17系列机型的能效和性能会进一步提升。 这也意味着iPhone 17系列无缘台积电最新的2nm工艺制程,
[手机便携]