7 月 5 日消息,消息源 Moore's Law Is Dead 曝料称,AMD 会在 2025 年第 2 季度发布 Zen 6 架构芯片,采用台积电 N3E 工艺,量产工作最早将于 2025 年年底前启动,但不排除推迟到 2026 年可能。
消息源今年 4 月表示 Zen 6 架构处理器包含标准版、Dense Classic 版和 Client Dense 版,核心配置方面有 8 核(Zen 6)、16 核(Zen 6c)和 32 核(Zen 6c Extended)三种。

消息源还表示 AMD 针对消费级市场,将 Zen 6 细分为 3 个大类,IT之家附上列表如下:
AMD 公司在 2024 台北国际电脑展上发布了 Strix Point,该产品采用了 Zen 5 系列和 RDNA 3.5 架构的组合,不过最新消息称 AMD 调整了 3nm 生产计划,Strix Point 的发售日期延后了 2 个季度,甚至可能已经被取消。
关键字:台积电 AMD
引用地址:
台积电 N3E 工艺,AMD Zen 6 架构芯片被曝最早 2025 年量产
推荐阅读最新更新时间:2026-01-04 10:36
年底 3nm 产能利用率达 80%,消息称台积电将接下英伟达、高通等公司的 N3E 订单
1 月 4 日消息,根据韩媒 The Elec 报道,英伟达(NVIDIA)、AMD、高通(Qualcomm)和联发科(MediaTek)等客户今年向台积电下单,购买第二代 3nm 工艺产能。 报告称到 2024 年年底,台积电 3nm 产能利用率提升到 80%。 台积电于 2022 年 12 月开始量产 3nm 工艺,不过第一代 3 纳米工艺(N3B)在 2023 年专供苹果一家。联发科(MediaTek)和高通(Qualcomm)等公司出于成本考虑,无奈选择了 4nm 工艺。 IT之家援引该媒体报道,今年除了苹果之外,会有更多公司下单购买成本效益更高的第二代 3 纳米工艺(N3E),从而提升台积电 3 纳米工艺的整体产能。 报
[半导体设计/制造]
削减成本,消息称苹果明年A17 Bionic芯片采用台积电N3E工艺
根据国外科技媒体 MacRumors 报道,苹果今年推出的 iPhone 15 Pro 和 iPhone 15 Pro Max 均搭载 A17 Bionic 处理器和明年推出的 A17 版本存在差异:前者采用台积电 N3B 工艺,而后者采用增强版 N3E 工艺。 相比较基于 5nm 工艺的 A14、A15 和 A16 芯片,苹果本次推出的 A17 Bionic 首次采用 3nm 制造工艺。 报道称 iPhone 15 Pro 系列所用 A17 Bionic 采用 N3B 工艺,而明年推出的机型将全面切换到 N3E 工艺。 IT之家此前报道,台积电谈到了 3nm 基础版 (N3B) 节点以及 3nm 增强型 (N3E)
[手机便携]
AMD "Zen 6" MSDT 桌面处理器被曝采用台积电 N3P 制程 IOD 芯片
9 月 3 日消息,消息人士 Kepler_L2 昨日在 Anandtech 论坛表示,AMD Zen 6 微架构 MSDT 桌面级处理器 Medusa Ridge 的 IOD 芯片将采用台积电 N3P 工艺制程。IT之家预计这将会在能效、互联带宽、内存支持方面带来提升。 Kepler_L2 同时确认, Zen 6 微架构桌面、移动处理器(以及标准版 EPYC Venice 服务器处理器)使用的 12 核标准型 Zen 6 CCD 芯片采用台积电 N2P 制程工艺、EPYC Venice 使用的高密度 32 核 Zen 6c CCD 芯片也将采用 N2P 制程。 此前已有消息指出,单芯片设计的 Zen 6 移动 APU 处理器
[嵌入式]
台积电高雄 2nm 厂举行进机仪式,苹果、AMD 预计是首批客户
11 月 26 日消息,据中国台湾《经济日报》,台积电高雄 2nm 新厂今天将举行设备进机典礼,但属于“内部不对外公开活动”,预计苹果、AMD 等大厂都将会是首批客户。 这是台积电在高雄首座 12 英寸晶圆厂,比预期早了大半年进机,预计将于 2025 年量产。高雄厂量产后,将与新竹宝山 2nm 厂南北大实现串联,生产全球最先进的半导体芯片。 目前,台积电 2nm 布局主要是在新竹宝山、高雄新厂两路并进,预计 2025 年量产,其中宝山一厂已在今年 4 月进机、6 月使用英伟达 cuLitho 平台结合 AI 加速风险试产流程,后续宝山二厂也会维持进度,IT之家后续将保持关注。 高雄新厂是台积电在高雄的首座 12 英寸厂,原定以成熟
[半导体设计/制造]
消息称苹果继AMD后成为台积电SoIC半导体封装大客户,最快2025年用于Mac
7 月 4 日消息,根据经济日报报道,在 AMD 之后,苹果公司在 SoIC 封装方案上已经扩大和台积电的合作,预估在 2025 年使用该技术。 台积电正在积极提高 CoWoS 封装产能的同时,也在积极推动下一代 SoIC 封装方案落地投产。 AMD 是台积电 SoIC 的首发客户,旗下的 MI300 加速卡就使用了 SoIC+CoWoS 封装解决方案,可将不同尺寸、功能、节点的晶粒进行异质整合,目前在位于竹南的第五座封测厂 AP6 生产。 台积电目前已经整合封装工艺构建 3D Fabric 系统,其中分为 3 个部分: 3D 堆叠技术的 SoIC 系列 先进封装 CoWoS 系列 InFo 系列 报道称台积电的 CoWoS 系列
[半导体设计/制造]
获苹果、英特尔、AMD 频频追单,台积电 3nm 收入大涨
3 月 26 日消息,中国台湾经济日报称,台积电 3nm 再获苹果、英特尔及超微等三大客户追单,订单逐季看增,预计将一路旺到年底。 据报道,台积电去年第四季度 3nm 贡献营收比重约 15%,今年受益于大客户量产效应带动,3nm 营收占比有望突破 20%,成为第二大营收贡献来源,仅次于 5nm。 就目前已知信息,苹果今年 iPhone 16 系列新机所采用的 A18 处理器以及新 Mac 采用的 M4 处理器两款主力 3nm 芯片都将在第 2 季开始量产,预计将占据大部分产能。 英特尔 Lunar Lake 的 CPU、GPU、I / O 芯片部分同样确定会在第二季度于台积电投片,这也是英特尔首次将主流消费性平台全系列芯片委由台积
[半导体设计/制造]
AMD CEO或很快与台积电洽谈3nm和2nm芯片供应合作
通过最新发布的 Zen 4 锐龙 7000 系列 AM5 处理器、以及紧随其后的 Radeon RX 7000 系列 RDNA 3 GPU,AMD 已在其主力产品线中全面拥抱 5nm 制程工艺,但该公司显然不会止步于此。近日有消息称,红队正打算与台积电会面,以商讨未来的 3nm 和 2nm 芯片供应合作。 与前两代 Ryzen CPU 和 RDNA GPU 中使用的 7nm 工艺相比,进一步缩小节点尺寸的 5nm 工艺,允许 AMD 在同等面积下大幅提升芯片规模。 此外与 Zen 3 锐龙 R9-5950X 台式旗舰处理器相比,Zen 4 锐龙 R9-7950X 还将 CPU 加速频率,从 4.9 GHz 大幅提升到了
[半导体设计/制造]
AMD狂下5nm订单 锐龙7000已经在台积电投片量产
不出意外的话,AMD下个月就正式上市锐龙7000处理器了,预计是9月15日,这一代升级了5nm Zen4工艺,而且下单规模有保证,这次应该不会出现锐龙5000那样的缺货危机了。来自产业链的消息称,锐龙7000已经在台积电投片量产,还有服务器级的EPYC芯片也同样会在Q4季度出货,因此AMD在台积电的5nm产能不断扩大,规模有望达到2万片晶圆/月的水平。 台积电的5nm产能最多也就是10万片/月的水平,AMD的产能占比相当高了,Zen4的CCD核心面积约为74mm2,每组8核CPU,这个面积下5nm良率应该会很高,产能应该是有保证的。 2020年的7nm锐龙5000上市没多久就遇到缺货、涨价等问题,导致很多玩家买不到,这也跟
[家用电子]