11月20日消息,据国外媒体报道称,在更先进制程芯片代工上,台积电现在遥遥领先,也难怪他们会喊出华为永远追不上我们的言乱(台积电董事长刘德音公开表示,华为不可能追上台积电。)。
报道中提到,台积电的2nm虽然还没有量产,按首批产能已经被苹果预定。
按照苹果的规划,其将采用台积电2nm操刀iPhone 17 Pro 和17 Pro Max芯片,而一同推出的iPhone 17 Air的超薄机种则可能延续采用3nm家族制程。
除了苹果外,英特尔Nova Lake平台也将采用台积电2nm工艺,不过现在排队至2026年。
此外,台积电将于今年年底从荷兰供应商ASML接收首批全球最先进的芯片制造机器,仅比美国竞争对手英特尔晚几个月。
高数值孔径极紫外(High NA EUV)光刻机是世界上最昂贵的芯片制造设备,每台的价格约为3.5亿美元(约合25亿元/台)。
按照消息人士的说法,台积电将在本季度在其位于中国台湾新竹总部附近的研发中心安装新的High NA EUV光刻机。
关键字:华为 台积电 2nm
引用地址:
曾称华为不可能追上!台积电制程遥遥领先,2nm未量产已招大客户抢单
推荐阅读最新更新时间:2026-03-19 07:52
消息称台积电 2nm (N2) 量产初期月产能约 3.5 万片晶圆,2026 年底有望达 14 万片
1 月 5 日消息,台媒《自由财经》本月 2 日报道称,台积电 2nm (N2) 先进制程工艺量产初期的产能约为每月 3.5 万片晶圆,到今年底有望升至 14 万片 / 月,高于此前市场预估的 10 万片 / 月。 台积电目前的 2nm 产能来自新竹 Fab 20 Phase 1 和高雄 Fab 22 Phase 1,这两座超级晶圆厂的第二阶段 (Phase 2) 均预计于今年内投产,同样为 2nm 产线。 业界分析指出,N2 预计从今年下半年开始为台积电贡献营收;由于需求旺盛、定价高昂,2nm 有望超越此前的 5nm 和 3nm 成为“最旺的一代制程”。
[半导体设计/制造]
消息称台积电2nm产能已被预订一空,英伟达有望“弯道超车”率先用上A16制程
2 月 2 日消息,据中国台湾地区媒体《工商时报》报道,在全球 AI 与 HPC 芯片竞赛迈入 2nm 之际,台积电启动“备战模式”。英伟达 CEO 黄仁勋昨日与台积电董事长魏哲家、副总经理秦永沛等人聚餐,市场认为 AI 巨头之间的“先进制程大战”一触即发。 业界预计,AMD 将从今年起使用 2nm 制程工艺打造 CPU,谷歌则是明年第三季度,英伟达则有望“弯道超车”,率先用上 A16 制程。 据悉,台积电 2nm 不仅是全新制程节点,还将带领半导体产业从 FinFET(IT之家注:鳍式场效应管)架构转向 GAAFET(多栅极晶体管)。 而魏哲家最近提到,客户对台积电 2nm 的需求强到“做梦也想不到”。供应链也指出,台积电 2n
[半导体设计/制造]
苹果 iPhone 18 系列 A20 芯片 2nm 封装技术升级,台积电 WMCM 产能预计 2027 年翻倍
1 月 20 日消息,据中国台湾《工商时报》报道,台积电正持续加大对先进封装技术的投资力度。 随着苹果 iPhone 18 系列搭载的 A20 系列芯片转向 2nm 制程,其封装技术也将从当前的 InFO(集成扇出型封装)升级至 WMCM(晶圆级多芯片模块封装)。 相较于 InFO,WMCM 的核心优势在于可在重布线层(RDL)上并行整合多颗不同功能的芯片,包括 AP 处理器、存储芯片,甚至高速 I/O 芯片,从而实现更高的互连密度、更佳的封装良率与更先进的散热性能。 消息人士指出,台积电正通过升级龙潭 AP3 厂既有 InFO 设备来扩充 WMCM 产能,同时也在嘉义 AP7 厂区新建专用的 WMCM 产线。投资者估计,WMCM
[半导体设计/制造]
苹果A20芯片首发台积电2nm工艺,单颗成本预估280美元
10 月 23 日消息,科技媒体 MacRumors 昨日(10 月 22 日)发布博文,报道称苹果已着手为 2026 年 iPhone 18 系列布局和推进 A20 芯片,预估成为首款采用台积电 2 纳米工艺的处理器,预估单价成本约为 280 美元。 该媒体指出,A20 芯片预计将成为业界首款 2 纳米工艺处理器,相较于此前连续三代基于台积电 3 纳米工艺的 A 系列芯片,2 纳米技术有望在性能和能效上实现新的突破,同时也将为后续的 M6 系列 Mac 芯片奠定基础。 然而,技术跃升的背后是急剧攀升的成本。IT之家援引博文介绍,台积电的 3nm 工艺已进入尾声,该公司已告知其客户(苹果被认为是其中之一),末代 3nm 工艺制程芯
[手机便携]
联发科首款台积电2nm制程旗舰SoC完成设计流片:明年底量产上市
9月16日消息,联发科今天在官网发文宣布,首款采用台积电2纳米制程的旗舰系统单芯片(SoC)已成功完成设计流片(Tape out),成为全球首批2nm芯片之一,预计明年底进入量产并上市。 虽然官方并没有公布具体产品,但是从产品规划上来看已经很明显了,这无疑就是下一代的天玑9系旗舰——天玑9600。 据介绍,台积电的2 nm制程技术首次采用能够带来更优异的性能、功耗与良率的纳米片(Nanosheet)电晶体结构。 台积电的增强版2 nm制程技术与现有的N3E制程相比,逻辑密度增加1.2倍,在相同功耗下性能提升高达18%,并能在相同速度下功耗减少约36%。 联发科表示与台积电一直以来持续在旗舰移动平台、运算、车用、数据中心等
[半导体设计/制造]
日本2nm密度竟然高于台积电N2!远超Intel 18A
9月2日消息,日本在半导体材料方面居于世界领先地位,但因为缺乏完整产业链,工艺制程方面一直默默无闻,不过近些年,在日本政府大力扶持下,日本开始在工艺制程方面发力。 日本初创晶圆代工企业Rapidus最近公布了其2HP 2nm工艺的逻辑密度指标,竟然超越了台积电N2,并且远远优于Intel 18A,令人惊讶。 据悉,Rapidus 2HP的逻辑晶体管密度为每平方毫米2.3731亿个,略微高于台积电N2 2.3617亿个,幅度不到5%,卡得非常准。 Intel 18A的晶体管密度没有官方数据,估计约为每平方毫米1.8421亿个,日本比之胜出接近30%! 至于台积电N3B/E/P、Intel 3、三星3GAP等一系列3nm工艺,更是望尘
[半导体设计/制造]
消息称台积电 2nm 工艺晶圆将涨价 10%
5 月 19 日消息,台媒 Ctee 今日的报告称,台积电将会进一步提高其 2nm 工艺晶圆的售价。 Ctee 称,未来几周晶圆价格将进一步飙升,这主要源于台积电在美国等海外地区建设晶圆厂成本上升,以及需要收回其今年资本支出计划中 380 亿至 420 亿美元(现汇率约合 2739.07 亿至 3027.4 亿元人民币)的部分投入。 据悉,台积电 2nm 工艺晶圆的价格将较此前上涨 10%,去年 300mm 晶圆的预估价格为 3 万美元(现汇率约合 21.6 万元人民币),而新定价将达到 3.3 万美元(现汇率约合 23.8 万元人民币)左右,报告还补充称,英伟达 CEO 黄仁勋认为台积电的尖端工艺“非常值得”。
[半导体设计/制造]
台积电公布N2 2nm缺陷率
在近日举办的北美技术论坛上,台积电首次公开了N2 2nm工艺的缺陷率(D0)情况,比此前的7nm、5nm、3nm等历代工艺都好的多。 台积电没有给出具体数据,只是比较了几个工艺缺陷率随时间变化的趋势。 台积电N2首次引入了GAAFET全环绕晶体管,目前距离大规模量产还有2个季度,也就是要等到年底。 N2试产近2个月来,缺陷率和同期的N5/N4差不多,还稍微低一点,同时显著优于N7/N6、N3/N3P。 从试产到量产半年的时间周期内,N7/N6的综合缺陷率是最高的,N3/N3P从量产开始就低得多了,N5/N4情况更好,从试产开始就明显更低。 N2如果能延续N5/N4的趋势,前景无疑是非常光明的。 台积电还指出,一种工艺的缺陷率能否快
[半导体设计/制造]