SNUG World 2024:新思科技发布全新AI驱动型EDA、IP和系统设计解决方案

发布者:EE小广播最新更新时间:2024-03-22 来源: EEWORLD关键字:新思科技  AI  EDA  IP  系统设计 手机看文章 扫描二维码
随时随地手机看文章

新思科技全球总裁兼首席执行官Sassine Ghazi深入分享万物智能时代的全新机遇


摘要:


  • 展示Synopsys.ai 在合作伙伴中的强劲应用势头,包括DSO.ai和VSO.ai等工具对PPA、周转时间等方面的显著优化;

  • 借助面向Multi-Die系统(多裸晶系统)的Platform Architect和Synopsys.ai解决方案的全新功能3DSO.ai,推动Multi-Die设计创新,其中3DSO.ai可以利用原生热分析实现AI驱动型3D设计空间优化;

  • 发布全球领先的硬件辅助验证系统,实现速度更快、容量更大的仿真与原型验证;

  • 发布全新新思科技Cloud Hybrid 解决方案,无缝实现EDA的本地和云端增强功能;

  • 通过收购Intrinsic ID,进一步扩大新思科技的半导体IP组合。


加利福尼亚州桑尼维尔,2024年3月21日 – 新思科技(Synopsys, Inc.)近日在硅谷圣克拉拉会议中心隆重召开了年度“新思科技全球用户大会(SNUG)”。新思科技全球总裁兼首席执行官Sassine Ghazi发表了主题演讲,深入探讨了技术开发团队在万物智能(Pervasive Intelligence)时代面临的空前创新机遇和挑战,并宣布推出全新EDA和IP,以从芯片到系统的全面解决方案赋能全球技术开发团队加速创新。


Sassine Ghazi表示:“人工智能的高速增长、芯片的迅速普及和软件定义系统的加速发展,正在推动万物智能时代到来。在这个全新时代,科技无缝深入我们的生活的方方面面,这给科技行业带来全新的机遇以及更大计算、能源和设计的挑战。新思科技致力于携手生态系统合作伙伴共同应对这些挑战,为我们的合作伙伴提供值得信赖的从芯片到系统设计解决方案,大幅提升他们的研发能力和生产力,为万物智能时代的创新提供源动力。”


英伟达(NVIDIA)创始人兼首席执行官黄仁勋作为特邀嘉宾加入了该演讲,与Sassine Ghazi共同探讨了两家公司共同创新的历史、AI对半导体行业的影响力,以及双方最新宣布的技术合作。不仅如此,包括AMD、Ampere、Arm、Astera Labs、英特尔代工、微软、特斯拉、台积公司和三星在内的客户和合作伙伴也在SNUG 2024大会上发表了精彩演讲,分享了新思科技在他们实现成功的过程中给予的重要支持与帮助。


Synopsys.ai势不可挡:新思科技DSO.ai和VSO.ai在合作伙伴中应用成效显著


Sassine Ghazi在主题演讲分享了新思科技全栈式AI驱动型EDA解决方案Synopsys.ai的强劲表现。他表示,Synopsys.ai的应用范围正在迅速扩大,其中以新思科技业界首款AI驱动型设计空间优化解决方案DSO.ai 和业界首款AI驱动型验证解决方案VSO.ai为代表的产品表现突出。


Sassine Ghazi表示,Synopsys.ai迄今已实现数百次流片,为合作伙伴带来了超乎预期的成果:性能、功耗和面积(PPA)提升10%以上;周转时间缩短10倍;验证覆盖率提高两位数;与不采用AI优化相比,它在相同覆盖率下把测试速度提高了4倍,模拟电路优化速度同样提高了4倍。 


新思科技率先将AI全面引入Synopsys.ai整体解决方案,增加了验证、测试和模拟功能,这些功能均已正式推出并将不断优化。通过持续开展AI创新,新思科技开发了涵盖整个技术栈的生成式AI功能,包括之前的Synopsys.ai Copilot,以及今日发布的用于3D设计空间优化的全新Synopsys.ai功能。


加速Multi-Die创新:全新的3DSO.ai可用于3D设计空间优化、架构探索和经过硅验证的UCIe IP


新思科技深入探索推动Multi-Die设计的主流应用,此次推出的3DSO.ai是一个全新的AI驱动型解决方案,可在进一步提高系统性能和结果质量的同时,提供优异的生产力。3DSO.ai内置于新思科技3DIC Compiler(统一的从探索到签核平台),并采用高速集成式分析引擎,可优化信号完整性、热完整性和功耗-网络设计。新思科技3DSO.ai现已向早期用户开放。


Sassine Ghazi还重点介绍了新思科技为Multi-Die系统早期架构探索所打造的业界首款解决方案——面向Multi-Die系统的Platform Architect,它用于加速设计进度,在充分考虑多个不同裸晶之间相互依赖关系的同时,实现在RTL之前提前6到12个月的展开性能和功耗分析。面向Multi-Die系统的Platform Architect允许系统架构师将建模、模拟和分析过程自动化,以便进行早期分区决策,并帮助客户避免成本巨大的后期调整和改版。


此外,Sassine还强调了Multi-Die解决方案的重要性,并重点介绍了英特尔的Pike Creek,它是全球首款经过硅验证的UCIe接口芯片。该芯片由英特尔、台积公司和新思科技合作开发,包含一颗基于Intel 3工艺节点的Intel UCIe IP芯粒(裸晶)和一颗基于台积公司N3E工艺的新思科技UCIe IP芯粒(裸晶)。Sassine Ghazi表示:“半导体行业正在向多个晶圆厂,多套行业标准UCIe IP,以及更先进的EDA封装解决方案加速发展。”


加速发展全球领先的架构探索、系统验证和确认


Sassine Ghazi在主题演讲中表示,随着AI的普及,软件在半导体设计中发挥着越来越重要的作用,需要采用整体系统方法对芯片进行创新。从用于AI工作负载的大型单片SoC到全新的多裸晶系统,当前芯片设计的复杂性和软件定义的特性要求验证系统具有更高的性能和更大的容量。在这个背景下,新思科技推出了两款全新硬件辅助验证(HAV)解决方案,用于速度更快、容量更大的仿真与原型验证。


  • 新思科技ZeBu® EP2是新思科技ZeBu EP系列仿真与原型验证统一系统的最新版本。该新款系统现已上市,可为AI工作负载提供全球速度领先的仿真与原型验证平台,是软件开发、软件/硬件验证和功耗/性能分析的理想选择。


  • 新思科技HAPS®-100 12系统是新思科技容量和密度最高的基于FPGA的原型验证系统,具有固定和灵活的互连以及机架友好型设计,尤其适用于需要许多FPGA的大型设计的原型验证,如多裸晶系统和大型SoC。该原型验证系统现已上市,可与新思科技ZeBu EP2共享一个通用硬件平台。


这些新产品进一步拓展了业界广泛的HAV产品组合,有助于降低合作伙伴的设计风险,并助力日益复杂的芯片设计,确保达成预期的性能。


新思科技 Cloud Hybrid解决方案,实现无缝云接入并提高生产力


SNUG 2024上,新思科技还发布了新思科技 Cloud Hybrid解决方案,致力于解决中大规模半导体合作伙伴的关键痛点:他们拥有自己的数据中心足以满足日常需求,但有时仍会受到容量与时间的限制。新思科技 Cloud Hybrid解决方案将助力合作伙伴们在需求高峰期间从本地数据中心无缝而高效地接入云。


此外,通常本地资源和云上指定区块的对接需要大量的手动人力操作,而且需要额外时间来传输相关设计数据并同步数据集进行处理。新思科技 Cloud Hybrid解决方案能够根据可用容量自动拆分作业,并且在客户的云环境和本地数据中心之间提供自动实时数据同步。该解决方案免去了耗时的手动数据传输需求,帮助合作伙伴大幅提高工程生产力并缩短获得结果的时间。


收购Intrinsic ID,扩大半导体IP组合


新思科技宣布完成对Intrinsic ID的收购。Intrinsic ID是SoC设计中使用的物理不可克隆功能(PUF)IP的领先提供商。此次收购将经过生产验证的PUF IP纳入了新思科技被广泛采用的半导体IP组合,使芯片开发者能够利用每个硅片的固有特征生成一个独特的片上标识符以保护其SoC。


SNUG World 更多精彩内容


太平洋时间3月20日至3月21日,SNUG World在加利福尼亚州圣克拉拉隆重召开,汇聚全球的芯片开发者,共同探讨行业技术进步、挑战、战略合作和商机。大会的主题演讲均可以通过SNUG新闻中心观看线上直播和回放。太平洋时间3月21日上午9:15(北京时间3月22日00:15),微软Azure战略规划与架构副总裁Saurabh Dighe将围绕“从趋势到规模:释放人工智能变革的创新价值”发表主题演讲。


此外,新思科技同日还举办了一场投资者会议。Sassine Ghazi和新思科技首席财务官Shelagh Glaser以及管理层详述了新思科技从芯片到系统的发展战略、进展和增长机遇,投资者可以在新思科技投资者栏目观看演讲和相关材料。


关键字:新思科技  AI  EDA  IP  系统设计 引用地址:SNUG World 2024:新思科技发布全新AI驱动型EDA、IP和系统设计解决方案

上一篇:商务部回应美对本土芯片产业提供巨额补贴和税收优惠
下一篇:泽缘天下 智链未来 | 携手产业伙伴创造无限可能

推荐阅读最新更新时间:2026-03-21 06:10

新思科技与英特尔深化合作,以新思科技IP和经Intel 18A工艺认证的EDA流程加速先进芯片设计
芯片制造商与EDA解决方案和广泛的IP组合紧密合作,能够提升产品性能并加快上市时间 摘要: 新思科技数字和模拟EDA流程经过认证和优化,针对Intel 18A工艺实现功耗、性能和面积目标; 新思科技广泛的高质量 IP组合降低集成风险并加快产品上市时间,为采用Intel 18A 工艺的开发者提供了竞争优势; 新思科技 3DIC Compiler提供了覆盖架构探索到签收的统一平台,可实现采用Intel 18A和 EMIB技术的多裸晶芯片系统设计。 加利福尼亚州桑尼维尔,2024年3月4日 – 新思科技 近日宣布,其人工智能驱动的数字和模拟设计流程已通过英特尔代工(Intel Foundry)的Intel
[半导体设计/制造]
Synopsys和Arm将在IPEDA工具等方面继续深入合作
2018年4月24日,中国 北京——全球第一大芯片设计自动化EDA软件供应商及全球第一大芯片接口IP供应商、软件质量和安全解决方案的全球领导者Synopsys(NASDAQ:SNPS)宣布,已与Arm达成一致,将继续深入合作,并签署了一份多年订阅协议。该订阅协议让Synopsys得以访问更为广泛的Arm知识产权(IP),从而可对基于Arm的系统芯片(SoC)的Synopsys工具和方法进行优化。自2018年4月25日起,Synopsys和Arm将在全球范围内召开一系列研讨会来分享本次协议及之前签订的IP订阅协议给他们带来的设计和验证方面的合作成果。 本次协议的签订,让Synopsys得以抢先试用Arm的Cortex CPU、M
[EDA]
市场监管总局附加限制性条件批准 EDA 巨头新思科技Synopsys)收购安似科技(Ansys)
7 月 14 日消息,市场监管总局今日发布“关于附加限制性条件批准新思科技公司(Synopsys)收购安似科技公司(Ansys)股权案反垄断审查决定的公告”。 鉴于此项经营者集中在全球和中国境内光学软件、光子软件市场、部分 EDA 软件市场和设计 IP 市场具有或者可能具有排除、限制竞争效果,根据申报方提交的附加限制性条件承诺方案,市场监管总局决定附加限制性条件批准此项集中,要求集中双方和集中后实体履行如下义务: 剥离光学解决方案相关业务,即新思科技整个光学和光子器件仿真业务。 剥离功耗分析软件有关业务,即安似科技功耗分析软件相关的研发、分销、许可、销售等业务。 遵守所有现有客户合同,包括价格和服务水平条款。不得终止现有
[半导体设计/制造]
Synopsys将促使EDA产业回归原始面貌?
    有消息指出,新思科技(Synopsys)有意将其研发团队和近期收购自 Magma 、 Ciranova 以及思源科技(Springsoft)等公司的 EDA 软体加以整合,在我看来,这代表着该市场可能会发生一些有趣的转变。 看起来有点像是 EDA 终于要回归原点──但其中却已产生了许多变化。 Synopsys表示,某种程度上,该公司的并购举动可推升客制化工具的自动化水准。事实上,客户开发自有EDA工具的历史大约已经有50年了。 时间拉回1960和1970年代,当时的晶片制造和 EDA 工具厂商大都遵循此一模式,包括 IBM 、 AT&T 、摩托罗拉(Motorola)、西门子(Siemens)、飞利浦(Philips)、日立
[手机便携]
2009年EDA厂商排名出炉 Synopsys仍占榜首
由Gary Smith的EDA小组及Nancy Wu与Marry Olsson共同编辑的市场统计已经完成。2009年最大的变化是Mentor超过Cadence成为EDA市场全球销售额依产品计的第二。这也意味着市场向ESL方法论过渡。Synopsys仍是首位。 Mentor在IC设计居第二。在兼并Valor后mentor成为PCB设计的第三。 在Walden Rhines的带领下当转向RTL设计方法时,相信近期Cadence已经停止它的市场份额下降,十分相似于Mentor的变化。 Source;Gary Smith 2010 July. Gary Smith 的EDA市场统计是自1985年以来另一
[半导体设计/制造]
2009年<font color='red'>EDA</font>厂商排名出炉 <font color='red'>Synopsys</font>仍占榜首
新思科技推出业内首款获得ISO/SAE 21434网络安全合规认证的IP产品,加速汽车安全领域发展
8月12日消息,新思科技(Synopsys, Inc.,)近日宣布,新思科技ARC® HS4xFS处理器IP通过了SGS-TṺV Saar机构的ISO/SAE 21434网络安全认证,满足了致力于保护网联汽车免受恶意网络攻击的严格汽车合规管理要求。ISO/SAE 21434标准规定了网络安全风险管理的工程要求,有助于确保在车辆的整个生命周期内监控、检测和降低网络风险。ARC HS4xFS处理器还通过了ISO 26262标准认证,符合安全关键型系统的ASIL D(随机)和ASIL D(系统)合规性要求,获得了网络安全和功能安全双重认证。此外,新思科技的IP开发流程也获得了ISO/SAE 21434标准认证,可确保其IP产品在开发周期
[汽车电子]
新思科技与三星扩大IP合作,加速新兴领域先进SoC设计
面向三星8LPU、SF5 (A)、SF4 (A)和SF3工艺的新思科技接口和基础IP,加速先进SoC设计的成功之路 摘要:  新思科技接口IP适用于USB、PCI Express、112G以太网、UCIe、LPDDR、DDR、MIPI等广泛使用的协议中,并在三星工艺中实现高性能和低延迟  新思科技基础IP,包括逻辑库、嵌入式存储器、TCAM和GPIO,可以在各先进节点上提供行业领先的功耗、性能和面积(PPA)  新思科技车规级IP集成到三星的工艺中,有助于确保ADAS、动力总成和雷达SoC的长期运行并提高可靠性  三星工艺中集成了广泛的IP组合,并在新思科技经过认证的数字和定制设计流程的
[半导体设计/制造]
新思科技扩展DesignWare安全和处理器IP方案,应对车载设计中信息与功能安全需求
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布推出全新DesignWare® tRoot™硬件安全模块(HSM)和ARC® SEM130FS功能及信息安全处理器IP解决方案,两者均集成功能安全特性,可加速汽车片上系统 (SoC) 的ISO 26262认证。符合ASIL B标准的车用tRoot HSM增加了硬件安全机制,可防止其安全系统的永久性、瞬态和潜在故障,其中包括ARC处理器、具备旁路攻击防护的可扩展密码算法、真随机数发生器和安全的外部存储控制器。符合ASIL D标准的ARC SEM130FS处理器增加了双核锁步等安全关键硬件功能,可满足严格的汽车安全要求。ARC SEM130FS处理器和车用tR
[汽车电子]
小广播
最新半导体设计/制造文章
厂商技术中心

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

索引文件: 4 

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved