台积电:7nm工艺已签下20多个合同

2016-06-13 19:08:04来源: 日经技术在线 
    台积电(TSMC)在美国奥斯汀举行的“Collaborating to Enable Design with the Latest Processors and FinFET Processes, including 7nm”(由美国新思科技、英国ARM和台积电于6月6日联合举办)上,介绍了采用10nm FinFET及7nm FinFET工艺的设计和生产进展情况。演讲人跟上年一样。
 
(设计暨技术平台副处长)
初次使用三重曝光的10nm工艺,第一款芯片已于2016年第一季度送厂生产(设计完成)。预计10nm工艺的量产将于2016年内开始。ARM于上周(5月30日)发布了利用10nm工艺制造的瞄准智能手机SoC的CPU内核“ARM Cortex-A73”和GPU内核“ARM Mali-G71”(参阅本站报道2),当时宣布:配备集成有这些内核的SoC的智能手机将于2017年上市。
 
可以考虑每层各异的布线电阻及过孔电阻的设计流程 台积电的幻灯片。
 
至于7nm工艺,Willy Chen表示“已签订了20多个合同”。已有用户开始设计,将于2017年下半年送厂生产。7nm工艺的量产将于2018年开始。据Willy Chen介绍,7nm工艺与10nm工艺相比,逻辑集成度将提高60%,性能和耗电量将改善30~40%。另外,Willy Chen表示,希望利用该工艺不仅生产智能手机,还生产HPC(High Performance Computing)的芯片。
 
虽然有人预测7nm工艺将使用四重曝光,不过现在看来可能跟10nm工艺一样采用三重曝光。Willy Chen介绍说“10nm和7nm工艺的设计流程基本相同”,不过,7nm工艺有些地方需要注意,比如要想发挥高速工艺实力有三个要点。即:(1)牢固的时钟网布设方法,(2)削减布线延迟,(3)更加整合的设计流程。
 
  关于(1),既不采用传统的时钟树,也不采用最近备受关注的网格状结构,而将采用介于两者之间的方法。关于(2)布线延迟,根据每个布线层单独考虑电阻及考虑过孔电阻至关重要。“仅根据布线长度来确定布线延迟已经行不通”(Willy Chen)。关于(3),则需要可以考虑每层各异的布线电阻及过孔电阻的设计流程。

关键字:台积电

编辑:北极风 引用地址:http://www.eeworld.com.cn/xfdz/article_2016061354760.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
台积电

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved