积层式3D IC面世 台湾半导体竞争力再提升

2014-01-08 22:22:00来源: CTIMES
    在IEDM(国际电子元件会议)2013中,诸多半导体大厂都透过此一场合发表自家最新的研究进度,产业界都在关注各大厂的先进制程的最新进度。然而,值得注意的是,此次IEDM大会将我国国家实验研究院的研究成果选为公开宣传资料,据了解,获选机率仅有1/100,而该研究成果也引发国内外半导体大厂与媒体的注意。


附图 : 国家实验研究院奈米元件实验室前瞻研究组组长谢嘉民博士。(摄影:姚嘉洋)
此次国家实验研究院奈米元件实验室的研究成果,主要是聚焦在3D IC的晶片堆叠距离的缩短,因此又被称为「积层式3D IC」技术。该技术团队负责人,国家实验研究院奈米元件实验室前瞻研究组组长谢嘉民博士表示,传统的3D IC采用TSV(矽穿孔)技术,在晶片进行堆叠的情况下,只会用单一管线进行资料传递,这种作法的问题在于晶片之间的距离过长,再加上只有单一管线的情况下,就会造成资料传递过慢,甚至会出现散热无法解决的问题。

基于这样的背景,奈米元件实验室利用奈米级雷射局部加热技术对非晶矽厚膜进行加热,使之转变为「矽厚膜」,接着再利用奈米级的CMP(化学机械研磨)技术将矽厚膜平坦化,这种作法可以缩短晶片之间的堆叠距离。传统TSV的作法,晶片之间的距离为50微米,但采用积层式3D IC技术,晶片之间的距离可以一口气缩短0.3微米,差距达150倍之多。此外,晶片之间的电晶体也必须透过导线来串联,以进行讯号传输。如此一来,该技术不论是在传输速度或是在功耗方面的表现,都能大幅领先传统的TSV技术。

谢嘉民博士进一步谈到,3D IC技术的大量量产预计要到2017或是2018年才有可能实现,而TSV则仅仅是众多3D IC技术的其中一种类型。现阶段也仅有MEMS相关的产品线有加以导入。但回过头来说,既然2017年会开始大量量产,产业界势必也要加紧布局。他也强调,此一技术并非是要取代传统TSV技术,不同技术应该会有各自对应的产品或是应用,不过,国家实验研究院接下来会向面板、记忆体与晶圆厂进行推广,希望能让台湾产业的竞争力更上一层楼。

关键字:3D  IC

编辑:北极风 引用地址:http://www.eeworld.com.cn/xfdz/2014/0108/article_29496.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
3D
IC

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved