东芝开发出应用于小型低功率产品的CMOS图像传感器

2013-06-22 12:57:50来源: EEEWORLD

东京 – 东芝公司(东京: 6502)日前宣布了对于具有小面积低功率像素读出电路的CMOS图像传感器的开发进展。 内置读出电路的样品传感器性能是传统传感器的两倍。(1)东芝于2月20日在加州旧金山举行的 ISSCC 2013(美国电气和电子工程师学会(IEEE)主办的国际固态电路研讨会)会议上对该产品的开发进展进行了介绍。

随着新兴市场对于商品手机的需求不断增加,CMOS图像传感器需要具备小尺寸、低功耗和低噪声性能等特性。 CMOS图像传感器的像素读出电路主要为降噪相关双采样(CDS)电路,并配有可编程增益放大器(PGA)和模数转换器(ADC)。串行信号处理架构最适合通过小面积、低功率像素读出电路确保传统CMOS图像传感器安全可靠,因为PGA和ADC可供该传感器各列区中的诸多CDS电路共享。但是,小尺寸和低功率难题依然存在,因为降噪电路在读出电路中所占面积较大, 而且PGA和ADC的功耗较高。

东芝已经开发出三种关键技术来攻克这些难题:
1)主要由具有面积效率的PMOS电容器组成的列CDS电路。 CDS电路的面积缩小为传统电路的一半左右。
2)在读出电路方面, 通过PMOS电容器的电容耦合同时实现了电平转换,这就实现了对于列CDS电路和PGA及ADC之间的信号动态范围的调整。此举可降低PGA及ADC的功率和电压,进而促使功耗降低40%。
3)在ADC中采用低功率开关程序,适合于处理CMOS图像传感器的像素信号。 此举可将ADC的开关功耗降低80%。
东芝已经将上述三种技术整合到样品传感器中,并证实可将传感器内核的总体性能提高一倍。该公司目前计划将于2013财年把采用了该读出电路的CMOS图像传感器应用到低成本手机和医用照相机中。

 

(1)使用品质因素进行比较;FOM = 功率 x 噪声 / (像素 x 帧率)

关键字:东芝

编辑:冀凯 引用地址:http://www.eeworld.com.cn/xfdz/2013/0622/article_22987.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
东芝

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved