ADI推出AD9528 JESD204B时钟和SYSREF发生器

2014-12-03 18:52:11来源: EEWORLD

    新型时钟IC支持JESD204B SERDES高速接口实现独特功能。

    中国,北京——Analog Devices, Inc. (NASDAQ:  ADI)近日宣布推出AD9528 JESD204B时钟和SYSREF发生器,以满足长期演进(LTE)和多载波GSM基站设计、防务电子系统、RF试验仪器和其他新兴宽带RF GSPS数据采集信号链的时钟要求。 随着数据速率进入数千兆级,多通道同步和数据延迟管理成为系统必不可少的一部分,将JESD204B标准运用在高速转换器-数字处理器接口的做法在诸多最新应用中日益盛行。 JESD204B接口专门针对高数据速率系统设计需求而开发,AD9528时钟器件内置可以支持和增强该接口标准特性的独特功能。

    AD9528提供低功耗、多路输出时钟分配功能,具有低抖动性能,还配有片内集成两级锁相环(PLL)和电压控制振荡器(VCO)。 片内VCO的调谐范围为3.6 GHz至4.0 GHz,搭载的输入接收器和振荡器可同时提供单端和差分工作模式。

    AD9528提供与JESD204B兼容的子类1 SYSREF和确定性延迟时钟信号,并且支持多种SYSREF信号发生选项。 最基本的是一个简单的缓冲功能,其中,由用户提供的SYSREF信号被扇出至SYSREF输出引脚。 如果为其提供外部SYSREF源,AD9528还能将SYSREF输出同步到内部产生的时钟输出,这是实现精确确定性延迟的必要条件。 AD9528也能在内部生成SYSREF源。 AD9528既支持连续信号SYSREF发生,也支持“n次”脉冲生成。对于向其提供时钟的数据转换器,连续信号可能导致转换器输出频谱中出现无用杂散,在这种系统中,N次生成至关重要。

    当连接到恢复的系统参考时钟和VCXO时,AD9528产生1 MHz至400 MHz范围的12路低噪声输出,以及两路高速输出(最高1.25 GHz)。 一路时钟输出相对于另一路时钟输出的频率和相位可通过分频器相位选择功能改变,该功能用作无抖动的时序粗调,其调整增量相当于VCO输出信号的半个周期。 每个SYSREF信号都有额外的相位偏移能力,这样,在每个目标器件处,输入最佳到达时间就变非常简单。

报价与供货

    运用ADI的AD9680双通道、14位、1.0 GSPS JESD204B ADC,可以把AD9528用在宽带RF数据采集应用设计中。

关键字:ADI  AD9528

编辑:刘东丽 引用地址:http://www.eeworld.com.cn/wltx/2014/1203/article_12710.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
ADI
AD9528

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved