datasheet

七大标准化组织就物联网M2M通信标准达成协议

2012-01-19来源: EEWORLD关键字:M2M  标准

日前,七大标准化组织已就M2M(Machine to Machine)通信标准达成初步协议。七大标准组织包括ARIB,ATIS,CCSA,ETSI,TIA,TTA以及TTC。

在过去几个月中,几大组织统一达成了一个共同点,具有成本效应的,广泛适用的M2M服务层通信协议,通过标准的建立,M2M应用服务及软硬件可快速实现标准化。

M2M标准是开放的,允许其他组织和成员参与,共同制定符合全体利益的标准。

主要七大标准组织包括:日本电波产业协会(ARIB),日本电信技术委员会(TTC),世界无线通讯解决方案联盟(ATIS),美国电信工业协会(TIA),中国通信标准化协会(CCSA),欧洲电信标准化协会(ETSI),韩国电信技术协会(TTA)。

关键字:M2M  标准

编辑:冀凯 引用地址:http://www.eeworld.com.cn/wltx/2012/0119/article_7244.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:彩电巨头重返手机市场 云计算带来契机
下一篇:评论:云计算不是“唐僧肉”

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

可实现高速数据处理 东芝新系列MCU--M4G组问市

东芝电子元件及存储装置株式会社(“东芝”)宣布,推出基于Arm® Cortex®-M的新系列MCU---M4G组,该系列MCU内置计时器和通信通道,进一步丰富东芝的TXZ™系列微控制器的产品线,为办公自动化(OA)设备、音视频(AV)设备和工业设备提供支持。批量生产将从选定产品开始,随后逐步扩大范围。 TXZ™系列MCU之M4G组产品图 东芝TXZ™系列MCU之M4G组(1)以配备FPU的Arm Cortex-M4核为基础,它集成高性能模拟电路、多个计时器和通信通道,可提供100引脚到177引脚的丰富封装类型,且内置内存容量在512KB到1536KB之间的闪存存储器,工作频率高达160MHz
发表于 2019-03-29
可实现高速数据处理 东芝新系列MCU--M4G组问市

Cortex-M3寄存器组

1、通用目的寄存器R0~R7         R0-R7 也被称为低组寄存器。所有指令都能访问它们。它们的字长全是 32 位,复位后的初始值是不可预料的。2、通用目的寄存器 R8-R12         R8-R12 也被称为高组寄存器。这是因为只有很少的 16 位 Thumb 指令能访问它们, 32 位的thumb-2 指令则不受限制。它们也是 32 位字长,且复位后的初始值是不可预料的。3、特殊功能寄存器程序状态寄存器:APSR, IPSR, EPSR  ---- 通过MRS/MSR 指令,这3 个PSRs 即可以单独访
发表于 2019-03-08
Cortex-M3寄存器组

Cortex-M3操作模式和特权级别

Cortex-M3支持两种操作模式,还支持两种特权级别;两种模式为handler模式和线程(thread)模式,这两种模式是为了区别正在执行代码的类型;handler模式为异常处理例程的代码;线程模式为普通应用程序的代码;两种特权级别包括特权级和用户级,两种特权级别是对存储器访问提供的一种保护机制;在特权级下,程序可以访问所有范围的存储器(如果有MPU,还要在MPU的禁地之外),并且能够执行所有指令;在用户级下,不能访问系统控制空间(SCS,包含配置寄存器及调试组件的寄存器),且禁止使用MSR访问特殊功能寄存器(APSR除外),如果访问,则产生fault;在线程模式,可以是特权级,也可以是用户级;handler模式总是特权级
发表于 2019-03-08
Cortex-M3操作模式和特权级别

Cortex-M3栈内存操作

访问堆栈用堆栈指针,并且PUSH指令和POP指令默认使用SP。堆栈的PUSH与POP堆栈是一种存储器的使用模型。它由一块连续的内存和一个栈顶指针组成,用于实现”后进先出“的缓冲区。其最典型的应用,就是在数据处理前先保存寄存器的值,再在处理任务完成后从中恢复先前保护的这些值。  注:寄存器的PUSH和POP操作永远都是4字节对齐的。原因是:堆栈指针的最低两位永远是0。栈内存操作  在Cortex-M3中,除了可以使用PUSH和POP指令来处理堆栈外,内核还会在异常处理的始末自动PUSH和POP操作。  堆栈的基本操作  堆栈的功能就是把寄存器的数据
发表于 2019-03-08
Cortex-M3栈内存操作

Cortex-M3存储器系统

来访问。在此区的下部,有一个1MB的位带区,该位带区还有一个对应的32MB的“位带别名区”,容纳了8M个“位变量”。位带区对应的是最低的1MB地址范围,而位带别名区里面的每个字对应位带区的一个比特。位带操作只适用于数据访问,不适用与取指操作。   2)、地址空间另一个512范围由片上外设(的寄存器)使用。这个区也有一条32MB的位带别名,以便于快捷的访问外设寄存器。   3)、还有两个1GB的范围,分别用于连接外部RAM和外部设备,它们之间没有位带。两者的区别在于外部RAM区允许执行指令,而外设设备区则不允许。   4)、最后剩下0.5GB的地带是Cortex-CM3
发表于 2019-03-08
Cortex-M3存储器系统

Cortex-M3的整体风景

一、流水线  1、Cortex-CM3处理器使用一个3级流水线,流水线的3级分别是:取指,解码和执行:  2、当运行的指令大多数是16位时,处理器会每隔一个周期做一次取指。当执行到跳转指令时需要清洗流水线,处理器会不得不跳转目的地重新取指。为了改善这种情况,Cortex-CM3支持一定数量的v7M指令可以避免很多短程跳转。  3、由于流水线的存在,以及出于对Thumb代码兼容的考虑,读取PC会返回当前指令地址+4的值。  4、在处理器内核的预取单元中也有一个指令缓冲区,它允许后续的指令在执行前现在里面排队,也能在执行未对齐的32位指令时,避免流水线断流。二、详细框图 
发表于 2019-03-08
Cortex-M3的整体风景

小广播

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved