首页 > 关键词 > SERDES

SERDES

在电子工程世界为您找到如下关于“SERDES”的新闻

Silicon Labs发布业界最广泛的56G/112G SERDES时钟产品系列
中国,北京- 2018年6月26日- Silicon Labs(亦称 “芯科科技” ,NASDAQ: SLAB)日前宣布扩展其时钟产品系列,以满足56G PAM-4 SerDes和新兴112G串行应用对于高性能时钟的要求。通过此次产品系列的扩展,Silicon Labs成为唯一一家可为100/200/400/600G设计提供全面时钟发生器、抖动衰减时钟、压控晶体振荡器...
类别:电子设计 2018-06-27 10:08:46 标签: 56G 112G SerDes时钟产品系列
2018年4月10日,北京 — 今天,联发科技推出业界第一个通过7nm FinFET硅验证(Silicon-Proven)的56G PAM4 SerDes IP,进一步扩充其ASIC产品阵线。该56G SerDes解决方案基于数字信号处理(DSP)技术,采用高速传输信号PAM4,具有一流的性能、功耗及晶粒尺寸(Die-area)。联发科技56G SerDes IP  ...
类别:电子设计 2018-04-19 14:00:03 标签: 联发科
4月10日消息,联发科技今日推出业界第一个通过7nm FinFET硅验证(Silicon-Proven)的56G PAM4 SerDes IP,进一步扩充其ASIC产品阵线。该56G SerDes解决方案基于数字信号处理(DSP)技术,采用高速传输信号PAM4,具有一流的性能、功耗及晶粒尺寸(Die-area)。联发科技56G SerDes IP已通过7nm和16nm原型芯片...
类别:半导体生产 2018-04-11 20:20:46 标签: 联发科 7nm 56G PAM4 SerDes IP
高性能SERDES及其在CPRI接口的应用分析
  1引言   随着数据宽带网络的迅猛发展,需要不断提高系统设备的业务容量。目前的趋势是采用高速串行通信技术,即采用串行解串器SERDES,把低速的并行数据转换为高速串行数据连接。SERDES串行接口可在背板或电缆/光纤等不同互联介质上传输高速信号,在提高系统传输带宽的同时,有利于印刷电路板(PCB)布线,并降低系统功耗和噪声。  TI(德州仪器)推出一系列高性能...
类别:总线与接口 2017-09-14 09:12:59 标签: SERDES CPRI接口
美国加利福尼亚州圣克拉拉市,2016年12月13 日 ——格罗方德公司今天宣布,已证实运用14纳米FinFET工艺在硅芯片上实现真正长距离56Gbps SerDes性能。作为格罗方德高性能ASIC产品系列的一部分,FX-14™ 具有56Gbps SerDes,致力于为提高功率和性能的客户需求而生,亦为应对最严苛的长距离高性能应用需求而准备。 格罗方德56Gbps...
类别:市场动态 2016-12-14 14:18:40 标签: 信号 存储应用 高速连接
联华电子(UMC,TWSE: 2303)与 ASIC 设计服务暨 IP 研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日共同发表智原科技于联电28奈米 HPC U 工艺 的可编程12.5Gbps SerDes PHY IP 方案。此次智原成功推出的 SerDes PHY,为联电28奈米 High-K / Metal...
类别:其他技术 2016-08-03 14:40:20 标签: 智原 联电发表 28HPC(U) 12.5G SerDes PHY IP
FPGA实现中的SERDES接口设计和测试
近年来,芯片功能的增强和数据吞吐量要求推动了芯片产业从低速率数据并行连接转变到高速串行连接。这个概念被称为SERDES(Serializer-Deserializer),包括在高速差分对上串行地传送数据,而不是用低速的并行总线。一个典型例子是用单个PCI-Express通道取代数据速率达2.112Gbps的传统32位64MHz PCI总线,PCI-Express可达...
类别:其他技术 2015-07-28 10:51:10 标签: FPGA SERDES 接口设计
基于京微雅格低功耗FPGA的8b/10b SERDES的接口设计
串行接口常用于芯片至芯片和电路板至电路板之间的数据传输。随着系统带宽不断增加至多吉比特范围,并行接口已经被高速串行链接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是独立的ASSP 或ASIC 器件。在过去几年中已经看到有内置SERDES 的FPGA 器件系列,但多见于高端FPGA芯片中,而且价格昂贵。 本方案是以CME最新的低功耗系列FPGA的...
类别:其他技术 2015-03-14 16:48:30 标签: 京微雅格 低功耗 FPGA
基于京微雅格低功耗FPGA的8b/10b SERDES的接口设计
作者:京微雅格系统应用工程师 易晶晶   摘要     串行接口常用于芯片至芯片和电路板至电路板之间的数据传输。随着系统带宽不断增加至多吉比特范围,并行接口已经被高速串行链接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是独立的ASSP 或ASIC 器件。在过去几年中已经看到有内置SERDES 的FPGA 器件系列...
类别:其他应用 2015-02-02 18:47:10 标签: HR03 SERDES CDR
TLK6002/10002 Local Deep Loopback 的原理及注意事项
摘要    TI 提供的TLK6002, TLK10002 等多种速率的通用Serdes 芯片,在不同的领域得到了广泛的应用。特别在光纤拉远的应用中,由于TLK6002, TLK10002 独特的配置灵活性和优良的适配宽容度,已成为业界的主流配置。    TLK6002, TLK10002 所提供了包括“近端深度环回...
类别:光通讯 2014-04-24 18:20:29 标签: TLK6002 TLK10002 光纤 环回 Serdes

SERDES资料下载

SerDes OverviewT1607 SerDes OverviewPresented by: Niket JindalFreescale and the Freescale logo are trademarks of Freescale Semiconductor, Inc. All other product or service names are...
类别:科学普及 2013年09月29日 标签: SerDes Overview
针对可编程PCI Express解决方案的评估方法:外设部件互连( PCI )及其衍生的PCI - X和PCI Express是业界最常用的总线接口。PCI Express采用串行器/ 解串器(SERDES)接口为用户提供今后应用所需的可扩展性,同时软件保持对PCI向下兼容。这为设计人员提供了两全其美的方案:兼容PCI ,并拥有下一代应用所需的更高带宽。然而, PCI Express不是一个...
实现8/10b的SerDes接口,包括SERDES收发单元,通过完全数字化的方法实现SERDES的CDR(Clock Data Recovery,时钟数据恢复),完成100~200Mhz的板间SERDES单通道通信,该SERDES接口方案具有成本低、灵活性高、研发周期短等特点。...
类别:其他 2016年06月01日 标签: CDR 8b10b
has the PLB_Gemac configured to use Scatter/Gather Direct Memory Access andthe Serializer/Deserializer (SerDes) interface. This application note describes how to set up thespecific clocking structure...
类别:射频 2013年09月22日 标签: 千兆以太网 Mac SerDes
Abstract: Electromagnetic interference (EMI) and electromagnetic compatibility (EMC) testing is an important part of design verification for serializer/deserializer (SerDes) devices in automotive...
类别:其他 2013年09月22日 标签: EMI EMC SerDes
美信公司的高速互连 (第9版本) 资料,主要内容有:3mm x 3mm串行器支持微型安全摄像机设计 .2吉比特、多端口、LVDS交叉点开关,有效降低系统成本 ...318位、智能型双向LVDS SerDes,无需CAN或LIN接口 .....4带有LVDS系统接口的GMSL SerDes,电路板尺寸缩减50% ....5GMSL SerDes提供完备的数字视频、音频和控制数据支持 6利用HDCP...
类别:射频与通信技术 2013年09月22日 标签: 高速互连
引言在有线通信中,需要从数据中恢复时钟。将时钟编码到数据中的优点是可以省却发送时钟的线路,也有助于处理偏移问题。SERDES(串行器-解串器)器件诸如SCAN25100可以接收一组并行数据并将其转化为一组串行数据,而后通过单个线路传送。在接收端采用另一个SERDES器件从已接收的串行数据中再生并行数据。这是长距离传送数据的一种极为有效的技术,但是相对于用来产生串行数据的原始时钟,恢复的时钟会增加...
类别:电源技术 2013年09月20日 标签: 使用LMK03000C来清除恢复时钟的抖动
3137.4 SERDES与高速系统设计 3157.4.1 SERDES的基本概念 3167.4.2 Altera Stratix GX和Stratix II中SERDES的基本结构 3197.4.3 典型高速系统应用框图举例 3247.4.4 高速PCB设计注意事项 3297.5 小结 3317.6 问题与思考 331...
类别:Altera 2013年09月22日 标签: Altera FPGA CPLD
the jumpers are configured properly, the user can avoid damage to the MAX9259/MAX9260 serializer/deserializer (SerDes) chipset and the EV kits from a USB or external power source....
类别:IC设计及制造 2013年09月22日 标签: SerDes MAX9529 跳线设置
........................\\\\rocketio_fifo.vho ........................\\\\rocketio_fifo.xco ........................\\\\serdes_4b_7to1.vhd ........................\\\\serdes...
类别:FPGA/CPLD 2013年07月01日 标签: Xilinx VirtexIIpro

SERDES相关帖子

0

0

上的从DSP设备的启动。 Serial RIO启动: 这种方式比较复杂,参考TI 官方文档: – The on-chip bootloader configures device registers, including SerDes, and EDMA3 – The on-chip bootloader resets the peripheral's state machines and...
0次浏览 2018-07-11 【TI C2000】

0

0

,Bank35与2.5V的DDR芯片通信。   辅助电压Vccaux,FPGA并非一个单纯的数字逻辑芯片,内部也带有一些模拟组件,比如Xilinx的DCM数字时钟管理组件、高档点的FPGA还有高速串并转换器serdes、温度监控器件等这些模拟器件,这些模拟器件对电源噪声要求很高,所以需要一个独立稳定的电源进行供电。Vccaux就是为这些模拟器件提供电压,另外Vccaux还可以给部分IO供电...
0次浏览 2018-07-06 信息发布

1

0

有将高速Serdes用于Scan/Bist测试的协议吗?传输数据时采用高速Serdes,芯片内部则低速Scan等DFT测试。有这样的协议吗? 有高速Serdes用于Scan/Bist测试的协议吗? @班主 前来帮忙啦...
48次浏览 2018-07-03 【测试/测量】

0

0

Incorporated 专有的锁相回路设计,实现符合要求的紧凑抖动效能 (低于 0.5ps)。其零件也针对支持 PCIe 4.0 接口的 SERDES 芯片组,提供适用的参考频率。每个输出皆有自己的致能,具备可编程回转率与振幅。晶载终端电阻器的采用,可为 8 通道版本省下最多 32 个外部电阻器,适用于空间受限的应用,而且零件所消耗的电力比传统的 PCIe 频率减少约 85%。另外也提供展频选项,可在敏感的应用中...
0次浏览 2018-06-13 信息发布

0

0

设计的板子到了SRIO调试阶段了,在板子上,一片V6和两片6678通过4XSRIO互联,中间没有Switch,总算搞定了相互之间的通信。   首先,感谢Ti论坛提供的SRIO程序范例,但是其硬件平台是EVM板,更多的只能用于loopback测试,但是可以在其基础上修改。 1.初始化DSP的SRIO,主要是对SerDes进行配置,然后是Lane和Speed...
0次浏览 2018-05-12 【TI C2000】

0

0

Express、40G比特以太网接口或者SerDes接口?如何在设计过程中得到可预见的误码率和减少电磁干扰和串扰?如何处理由高速信号互连线引起的反射、串扰、开关噪声等信号完整性问题,确保信号传输的质量?这些都不是简单的工作。   所谓能力越大,责任越大。高速设计在电子设计领域也带来了自己独特的挑战。多年来,高频信号设计部分的增加与电子系统性能的不断提高紧密相连。随着系统性能的提高,PCB设计师...
0次浏览 2018-04-23 信息发布

0

0

。         1.初始化DSP的SRIO,主要是对SerDes进行配置,然后是Lane和Speed的配置,最后需要等待FPGA的LinK建立,我们在建立时候碰到一点困难,每次建立并不都是4X,一直没有找到问题,我们使用了一个别的办法来保证link为4X。         ...
0次浏览 2018-04-18 【TI C2000】

2

0

,方便后续问题排查和记录;是德科技的示波器可以设置光标,在调试接口时,放大观看信号细节,并使用光标进行精确测量,非常的方便;是德科技的示波器测试眼图也很方便,对于调试高速接口,比如serdes、pcie等都有很大的帮助;支持FFT(快速傅里叶变换),能够支持多个FFT窗口功能的信号分析。4、高采样率。可以用是德科技的示波器查看高速IO口的时序情况,并重建出比较完整的时序图,非常方便发现和定位问题...
356次浏览 2018-03-29 【测试/测量】

0

0

;  1.初始化DSP的SRIO,主要是对SerDes进行配置,然后是Lane和Speed的配置,最后需要等待FPGA的LinK建立,我们在建立时候碰到一点困难,每次建立并不都是4X,一直没有找到问题,我们使用了一个别的办法来保证link为4X。         2.数据发送,DSP上提供的数据发送方法主要有两种...
0次浏览 2018-02-23 【TI C2000】

0

0

上的从DSP设备的启动。 Serial RIO启动: 这种方式比较复杂,参考TI 官方文档: – The on-chip bootloader configures device registers, including SerDes, and EDMA3 – The on-chip bootloader resets the peripheral's state machines and...
0次浏览 2018-02-22 【TI C2000】

SERDES视频

SerDes在汽车电子系统的应用
伴随着汽车信息娱乐设备的升级,传统的许多技术也逐渐融合到汽车电子系统中,用于光纤通信的SerDES串行高速接口就是其中之一,可传输汽车信息娱乐系统的高清视频流。来自MAXIM的FAE(现场应用工程师)李伟为大家详细介绍了SerDES在汽车电子系统中的应用情况以及MAXIM的LED产品在汽车中的相关应...
2010-03-01 标签: 汽车电子 SERDES Maxim

小广播

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved