首页 > 关键词 > 高频信号

高频信号

在电子工程世界为您找到如下关于“高频信号”的新闻

FPGA设计需注意的方方面面

你的工具包的功能。  你咨询一位布局专家的时间越晚,你就越有可能需要去处理一些复杂的问题和设计反复,而这些可能可以通过一些前期分析加以避免。一旦你实现了满意的信号分配,你就要用限制文件锁定它们。  信号完整性  大多数先进FPGA能够处理速度为数百兆赫兹的并行总线和具有工作在千兆赫兹范围的串行接口。以这么快的速度工作时,你需要了解信号完整性的原理,因为高频信号的处理会给我们精确...

类别:综合资讯 2017-07-20 14:20:24 标签: FPGA 差分信号

美高森美推出七款新器件,扩充时钟管理扇出驱动器产品系列

美高森美推出七款新器件,扩充时钟管理扇出驱动器产品系列

/10G/25G/40G/25G/100G以太网。这些新器件还非常适合工业和工厂自动化等应用。美高森美这七种新器件提供与其它供应商产品引脚相容的多个型款,确保客户易于进行设计,以及节省成本。这些miClockBuffer新产品的其它关键特性包括:˙ 高达三种输入,可支持普通晶体输入,高频晶体及时钟信号输入˙ 高达10 LVPECL/ LVDS/HCSL 输出˙ 10路...

类别:综合资讯 2017-07-19 11:30:18 标签: 时钟管理 扇出

频谱落地加速5G商用进程:三大运营商已明确5G时间表

频谱落地加速5G商用进程:三大运营商已明确5G时间表

、低频段,即统筹考虑全频段:高频段一般指6GHz以上频段,连续大带宽可满足热点区域极高的用户体验速率和系统容量需求,但是其覆盖能力较弱,难以实现全网覆盖,因此需要与6GHz以下的中低频段联合组网,以高频和低频相互补充的方式来解决网络连续覆盖的需求。至于中频段,目前,全球大部分国家和组织对于中频段的具体范围没有确切的定义,但普遍认为3GHz~6GHz为中频段重要资源。  频谱属于...

类别:综合资讯 2017-07-18 15:11:22 标签: 5G 运营商

美高森美扩充时钟管理扇出驱动器产品系列

美高森美扩充时钟管理扇出驱动器产品系列

和工厂自动化等应用。美高森美这七种新器件提供与其它供应商产品引脚相容的多个型款,确保客户易于进行设计,以及节省成本。这些miClockBuffer新产品的其它关键特性包括:˙高达三种输入,可支持普通晶体输入,高频晶体及时钟信号输入˙高达10 LVPECL/ LVDS/HCSL 输出˙10路LVCMOS单端输出˙低延时,30 fs RMS(12kHz至20 mHz)超低附加抖动...

类别:其他技术 2017-07-18 11:52:35 标签: 美高森美 时钟管理扇出

ADI推出快速 60V 保护的高压侧 N 沟道MOSFET

ADI推出快速 60V 保护的高压侧 N 沟道MOSFET

Ω 栅极驱动器能够以非常短的转换时间和 35ns 传播延迟非常容易地驱动大的栅极电容 MOSFET,因此非常适合高频开关和静态开关应用。LTC7003 在 3.5V 至 60V (65V 绝对最大值) 输入电源范围内运行,具 3.5V 至 15V 驱动器电源范围。该器件通过监视外部检测电阻器两端的电压来检测过流情况,这个电阻器与外部 MOSFET 开关的漏极串联。当...

类别:分立器件 2017-07-18 11:20:17 标签: ADI MOSFET 高压

5G发展快马加鞭,工信部为5G新增8.45GHz频谱资源

达到上述愿景,5G频率将涵盖高、中、低频段,即统筹考虑全频段:高频段一般指6GHz以上频段,连续大带宽可满足热点区域极高的用户体验速率和系统容量需求,但是其覆盖能力较弱,难以实现全网覆盖,因此需要与6GHz以下的中低频段联合组网,以高频和低频相互补充的方式来解决网络连续覆盖的需求。至于中频段,目前,全球大部分国家和组织对于中频段的具体范围没有确切的定义,但普遍认为3GHz...

类别:综合资讯 2017-07-17 16:07:43 标签: 5G 频谱

美高森美推出七款新器件 扩充时钟管理扇出驱动器产品系列

美高森美推出七款新器件 扩充时钟管理扇出驱动器产品系列

/2.5G/10G/25G/40G/25G/100G以太网。这些新器件还非常适合工业和工厂自动化等应用。美高森美这七种新器件提供与其它供应商产品引脚相容的多个型款,确保客户易于进行设计,以及节省成本。这些miClockBuffer新产品的其它关键特性包括:˙ 高达三种输入,可支持普通晶体输入,高频晶体及时钟信号输入˙ 高达10 LVPECL/ LVDS/HCSL 输出˙ 10路...

类别:综合资讯 2017-07-17 14:13:08 标签: 美高森美 时钟管理扇 驱动器

ADI 旗下凌力尔特推出高压侧 N 沟道 MOSFET 驱动器 LTC7003

的栅极电容 MOSFET,因此非常适合高频开关和静态开关应用。LTC7003 在 3.5V 至 60V (65V 绝对最大值) 输入电源范围内运行,具 3.5V 至 15V 驱动器电源范围。该器件通过监视外部检测电阻器两端的电压来检测过流情况,这个电阻器与外部 MOSFET 开关的漏极串联。当 LTC7003 检测到开关电流已经超过预设值时,就确定一个故障标记,开关则关断...

类别:半导体生产 2017-07-16 16:56:48 标签: ADI MOSFET 驱动器 LTC7003

如何提高RS-485电快速脉冲群骚扰抗扰能力

如何提高RS-485电快速脉冲群骚扰抗扰能力

合到通信线上。图 3 使用屏蔽双绞线l 增加RS-485总线对地TVS当在A对大地、B对大地之间增加TVS管,耦合到RS-485总线上的电快速脉冲群骚扰电压幅值较高时,干扰电压会被TVS钳位,达到保护RS-485收发器的目的。l RS-485总线串联磁珠由于磁珠在高频时相当于电阻,会将高频能量转化为热能消耗掉,因此在RS-485总线上串联磁珠,在电快速脉冲群信号耦合到...

类别:总线与接口 2017-07-16 14:01:26 标签: RS-485 电快速脉冲

如何提高RS-485电快速脉冲群骚扰抗扰能力

如何提高RS-485电快速脉冲群骚扰抗扰能力

TVS管,耦合到RS-485总线上的电快速脉冲群骚扰电压幅值较高时,干扰电压会被TVS钳位,达到保护RS-485收发器的目的。 lRS-485总线串联磁珠 由于磁珠在高频时相当于电阻,会将高频能量转化为热能消耗掉,因此在RS-485总线上串联磁珠,在电快速脉冲群信号耦合到RS-485总线上时,电快速脉冲群骚扰的能量会被磁珠消耗掉,提高RS-485总线的抗干扰能力...

类别:综合资讯 2017-07-14 11:51:57 标签: RS-485

查看更多>>

高频信号资料下载

现代电力电子及电源技术的发展立即下载

现代电源技术是应用电力电子半导体器件,综合自动控制、计算机(微处理器)技术和电磁技术的多学科边缘交又技术。在各种高质量、高效、高可靠性的电源中起关键作用,是现代电力电子技术的具 体应用。 当前,电力电子作为节能、节才、自动化、智能化、机电一体化的基础,正朝着应用技术高频化、硬件结构模块化、产品性能绿色化的方向发展。在不远的将来,电力电子技术将使电源技术更加成熟、经 济、实用,实现高效率和...

类别:开关电源 2013年09月19日 标签: 电力电子电源技术

射频模拟电路立即下载

1. 2 高频信号调谐放大器 1. 2. 1 高频信号放大器的基本要求 1. 2. 2 高频晶体管小信号等效电路模型与参数 1. 2. 3 晶体管的高频参数 1....

类别:模拟及混合电路 2013年06月08日 标签: 射频模拟电路

彩色电视机设计指南立即下载

, AFT电压由MCU读回(A/D)并处理为VT的微调电压,VT加于高频调谐器本振电路,纠正本振频率飘移,将其微调到正确值。1.1.8 亮色分离从彩色全电视信号中用陷波器除去伴音载频得到包括Y C的彩色复合视频信号V(CVBS), 分离YC的方法有两种,频率法和频谱法:(1)是用色陷波器滤除色载频信号,得到亮度信号Y;用色副载频带通滤波器选择色度信号C。频率分离法简单,但分离不彻底,存在亮串色干扰及...

类别:消费电子 2013年09月19日 标签: 彩色电视机设计指南

示波器的使用实验立即下载

频率fx),使之与被测信号的周期Ty(或频率fy)成合适的关系,从而在示波器屏上得到所需数目的完整的被测波形。输入Y轴的被测信号与示波器内部的锯齿波电压是互相独立的。由于环境或其它因素的影响,它们的周期(或频率)可能发生微小的改变。这时,虽然可通过调节扫描旋钮将周期调到整数倍的关系,但过一会儿又变了,波形又移动起来。在观察高频信号时这种问题尤为突出。为此示波器内装有扫描同步装置,让锯齿波电压的扫描...

类别:开关电源 2013年09月21日 标签: 示波器的使用实验

高频锁相环的可测性设计.pdf立即下载

锁相环的输出频率测试实质上是对压控振荡器的最高振荡频率和 振荡范围的测试。 由于输出管脚的引线存在寄生的电感电容,这些寄生参数容易引入较大的高 频耦合噪声;高频信号经过这些引线输出到管脚通常会产生较大的衰减。因此, 压控振荡器的高频输出信号很难引出芯片外直接测量。另一方面,高频信号的测 试对测量仪器要求很高,测试板上的外加信号一旦经过高频通路耦合到电路内 部,就会影响测试结果,甚至干扰...

类别:模拟及混合电路 2013年03月21日 标签: 高频锁相环

免费 高频印制板应用与基板材料简介立即下载

迅速发展,高频基板就会大量需求。高频基板材料的基本特性要求有以下几点:(1) 介电常数(Dk)必须小而且很稳定,通常是越小越好信号的传送速率与材料介电常数的平方根成反比,高介电常数容易造成信号传输延迟。(2) 介质损耗 (Df)必须小,这主要影响到信号传送的品质,介质损耗越小使信号损耗也越小。(3) 与铜箔的热膨胀系数尽量一致,因为不一致会在冷热变化中造成铜箔分离。(4) 吸水性要低、吸水性高就会在...

类别:科学普及 2013年09月29日 标签: 高频 印制 板应 用与 基板 材料 简介

调制解调ppt立即下载

;    ,把高频分量滤除,从而恢复原信号        。由图可见,接收端与发送端的载波信号是同频率同相位的。它要求调制器与解调器的载波信号准确同步。 下图是发射载波AM的解调方案。AM信号的解调 异步解调 AM信号的解调 频率多路复用     ...

类别:射频与通信技术 2013年09月22日 标签: 调制解调ppt

高频电子线路习题答案立即下载

高频电子线路习题答案:1-1 画出无线通信收发信机的原理框图,并说出各部分的功用。答:上图是一个语音无线电广播通信系统的基本组成框图,它由发射部分、接收部分以及无线信道三大部分组成。发射部分由话筒、音频放大器、调制器、变频器(不一定必须)、功率放大器和发射天线组成。低频音频信号经放大后,首先进行调制后变成一个高频已调波,然后可通过变频,达到所需的发射频率,经高频功率放大后,由天线发射出去。接收...

类别:射频与通信技术 2013年09月22日 标签: 高频电子线路习题答案

电视基础知识问答-陶显芳立即下载

电视基础知识问答-陶显芳:1、彩色电视机的图像信号和伴音信号是怎样传播和接收的?答:彩色电视机的图像信号和伴音信号一般分为音视频信号(即AV信号)和载频信号(即经调制过的高频信号),音视频信号不能进行远距离传输,所以必须把它调制到一个较高频率的载波信号上才能通过远距离传输线或发射天线进行传输。音视频信号不能进行远距离传输的原因可以这样解释:当传输距离很长时,传输线的长度与信号的波长已经可比拟...

类别:消费电子 2013年09月22日 标签: 电视基础知识问答陶显芳

旁路电容与去耦电容立即下载

旁路电容与去耦电容旁路电容  可将混有高频电流和低频电流的交流信号中的高频成分旁路掉的电容,称做“旁路电容”。  例如当混有高频和低频的信号经过放大器被放大时,要求通过某一级时只允许低频信号输入到下一级,而不需要高频信号进入,则在该级的输出端加一个适当大小的接地电容,使较高频率的信号很容易通过此电容被旁路掉(这是因为电容对高频阻抗小),而低频信号由于电容对它的...

类别:科学普及 2013年09月29日 标签: 旁路 电容 与去 耦电

查看更多>>

高频信号相关帖子

0

0

TMS320F28335及其最小系统设计

满足则该系统为最小应用系统。一个最小应用系统包括复位电路,时钟电路、电源及存储器等。对于TMS320F28335,其具有片上Flash,0TPROM及SARAM存储器在设计最小应用系统时无需考虑外部存储器接口问题。 4.1 复位电路的设计 复位采用上电复位电路,由电源器件给出复位信号。一旦电源上电,系统便处于复位状态,当XRS为低电平时,DSP复位。为使DSP初始化正确,应保证XRS为低电平并...

0次浏览 2017-07-23 【TI C2000】

0

0

PCB Layout中的抗干扰设计原则

微控制器部分数字元元电路的干扰及数字电路对模拟电路的干扰,数字地、模拟地在接向公共接地点时,要用高频扼流环。这是一种圆柱形铁氧体磁性材料,轴向上有几个孔,用较粗的铜线从孔中穿过,绕上一两圈,这种器件对低频信号可以看成阻抗为零,对高频信号干扰可以看成一个电感..(由于电感的直流电阻较大,不能用电感作为高频扼流圈)。 当印刷电路板以外的信号线相连时,通常采用屏蔽电缆。对于高频信号和数字信号,屏蔽电缆的两端...

0次浏览 2017-07-21 PCB设计

0

0

做DSP最应该懂得157个问题

。 问:DSP主板设计的一般步骤是什么?需要特别注意的问题有哪些? 答:1.选择芯片;2.设计时序;3.设计PCB。最重要的是时序和布线。 问:在硬件设计阶段如何消除信号干扰(包括模拟信号及高频信号)?应该从那些方面着手? 答:1.模拟和数字分开;2.多层板;3.电容滤波。 问:在电路板的设计上,如何很好的解决静电干扰问题。 答:一般情况下,机壳接大地,即能满足要求。特殊情况下,电源...

0次浏览 2017-07-21 【DSP】

0

0

TSA4G1 USB微型频谱分析仪

用作设备去监测高频信号。配合近场天线,它也可适用于电磁兼用的预测试。 特点: 频率/电平精确、稳定 超低成本、超低重量、最佳性能价格比 数字合成RF系统 频率范围可达 4 GHz 输入电平 -110 dBm 到 +30dBm 通过USB连接到电脑,无需外接电池 应用: 无线遥控、无绳电话、无线监视器 产线自动测试系统 教育 工业、科学、医疗(ISM...

0次浏览 2017-07-21 信息发布

1

0

示波器的采样率和示波器存储深度

情况下,存储速度越快,存储时间就越短,它们之间是反比关系。所以: 存储深度=采样率×采样时间 由此可见,提高示波器的存储深度可以间接提高其采样率:当要捕获较长的波形时,由于存储深度是固定的,所以只能降低采样率,但这样势必造成波形质量的下降;如果增大存储深度,则可以使用更高的采样率,以获取不失真的波形。 因此,存储深度决定了DSO同时分析高频和低频现象的能力,包括低速信号高频噪声和高速信号的...

78次浏览 2017-07-21 模拟电子

0

0

关于连接器的选择

  连接器的电气性能主要包括:极限电流、接触电阻、绝缘电阻和抗电强度等。连接大功率电源时,需留意连接器的极限电流;传输高频信号如LVDS、PCIe等信号时,需留意接触电阻。连接器应具有低且恒定的接触电阻,一般是几十mΩ至数百mΩ。   3.环境性能   连接器环境性能主要包括:耐温、耐湿、耐盐雾、振动、冲击等。根据具体的应用环境选择。如应用环境较为潮湿时,对于连接器的耐湿、耐盐雾要求就高,避免连接器...

0次浏览 2017-07-21 信息发布 标签: 硬件 连接器 模块 电路 hr连接器

0

0

再说MSP430的时钟问题

晶体振荡器,此时需要接负载电容。(3)XT2  接450KHZ~8MHZ的标准晶体振荡器。此时需要接负载电容,不用时可以关闭。低频振荡器主要用来降低能量消耗,如使用电池供电的系统,高频振荡器用来对事件做出快速反应或者供CPU进行大量运算。当然高端430还有锁频环(FLL)及FLL+等模块,但是初步不用考虑那么多。MSP430的3种时钟信号:MCLK系统主时钟;SMCLK系统子...

0次浏览 2017-07-21 【MSP430】

0

0

输入输出阻抗是这么回事

,那么我们想办法把它设计得很大很大,岂不是最好?不然,当输入阻抗很大的时候,回路电流就会很小很小,而实际电路中,电流路径是容易被干扰的(来自其他信号的串扰,或来自空中的电磁辐射),这时只要一个很小的扰动叠加到回路电流上就会严重的干扰到信号质量。所以除非能够保证信号被很好的屏蔽,不受外界干扰,否则也不要把输入阻抗设计得过大。据说,据说啊~输入阻抗一般设计成47K,当然在这个值附近的几十K应该都可以吧...

0次浏览 2017-07-20 【TI模拟技术体验】

0

0

激光二极管RC补偿网络的研究

电容C,如图1所示考虑寄生参数的激光二极管。基于这些寄生参数以及激光器非线性行为的影响,送入激光驱动器的阶跃信号经过激光器会产生失真。激光器以及外部元件的寄生电感和寄生电容会降低边沿速率,导致抖动增大,寄生电感有时还会引起高频振铃。为了减少由寄生电感所产生的高频电流信号,并联一个旁路RC匹配滤波网络来减轻或消除这种现象。    在低速(155Mb/s以下)的情况下,电路不需要RC网络,只有在高速的...

0次浏览 2017-07-20 【TI模拟技术体验】

0

0

制作功放的一些问题

以上,其中一些特殊部位(如功率管的射极电阻或电流负反馈电路的取样电阻)的电阻功率应在1/2W~5W之间,以提高整个电路工作时的稳定性。  2)电容  电容应尽量选择音响专用型的品种,其中以进口优质电容为首选。大容量(如电源滤波及退耦电容)应使用耐压高于电源电压且容量尽可能大的音响专用电解电容,以提高滤波效果。小容量的电容,如电源高频退耦、信号耦合、负反馈网络中的隔直电容等,应尽量使用高品质、介质损耗...

0次浏览 2017-07-20 【TI模拟技术体验】

查看更多>>

高频信号视频

通信电子线路

通信电子线路

学时:32 先修课程: 电路理论、信号与系统、模拟电子技术 教学内容: 第1章 电子通信概论 第2章 选频网络 第3章 高频小信号放大器 第4章 非线性电路分析基础 第5章 谐振功率放大器 第6章 正弦波振荡器 第7章 调幅、检波与混频—频谱搬移电路 第8章 角度调制与解调—频谱非线性变换电路...

2014-01-01 标签: 通信电子线路

安捷伦全新EMI预兼容测试方案

安捷伦全新EMI预兼容测试方案

Agilent 射频产品市场拓展工程师 李健 着重介绍安捷伦全新EMI预兼容测试方案。在电源产品中,开关电路在高频通断过程中不可避免会产生电磁干扰。而电源设计和生产厂商在解决电磁干扰的过程中,往往受困于缺乏有效的测量,分析手段。全球领先的测试测量方案提供者,美国安捷伦公司最新推出了基于先进的X-系列...

2013-01-01 标签: EMI Agilent

实现Stratix III FPGA和1,067-Mbps DDR3存储器的接口

实现Stratix III FPGA和1,067-Mbps DDR3存储器的接口

DR3 在高频时数据出现了交错,因此,高速DDR3存储器设计有一定的难度。如果FPGA I/O 结构中没有直接内置调平功能,那么连接DDR3 SDRAM DIMM的成本会非常高,而且耗时,并且需要其他元件,占用了宝贵的电路板空间。Stratix® III FPGA具有专用内置I/O电路,降低了高速D...

2013-01-01 标签: FPGA Altera

查看更多>>

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved