datasheet
首页 > 关键词 > 译码器

译码器

在电子工程世界为您找到如下关于“译码器”的新闻

  指令寄存器用来保存当前正在执行的一个指令。  当执行一条指令时,先把它内存取出,然后再传送到指令寄存。  指令分为操作和操作数,由二进制数字组成。当执行任何给定的指令,必须对操作进行译码,以便确定所要求的操作。指令译码器就是负责这项工作的,指令寄存中操作字段的输出就是指令译码器的输入。操作一经译码后,即可向操作控制器发出具体操作的特定信号。...
单片机中 74HC138 三八译码器的应用
在我们设计单片机电路的时候,单片机的 IO 口数量是有限的,有时并满足不了我们的设计需求,比如我们的 STC89C52 一共有32个 IO 口,但是我们为了控制更多的器件,就要使用一些外围的数字芯片,这种数字芯片由简单的输入逻辑来控制输出逻辑,比如 74HC138 这个三八译码器,图3-15是 74HC138 在我们原理图上的一个应用。图3-15 74HC138 应用原理...
类别:其他技术 2017-11-16 标签: 单片机 74HC138 三八译码器
单片机中74HC138三八译码器的应用
在我们设计单片机电路的时候,单片机的 IO 口数量是有限的,有时并满足不了我们的设计需求,比如我们的 STC89C52 一共有 32 个 IO 口,但是我们为了控制更多的器件,就要使用一些外围的数字芯片,这种数字芯片由简单的输入逻辑来控制输出逻辑,比如 74HC138这个三八译码器,图 3-15 是 74HC138 在我们原理图上的一个应用。 图 3-15 ...
类别:其他技术 2017-11-14 标签: 单片机 74HC138 三八译码器
}共阴极数组A~F:display[]={0x77,0x7C,0x59,0x3E,0x79,0x71}共阴、两组四位一体数管,位选接74LS138译码器,输入(位选)CBA接P20,P21,P22。段选通过74573后接P1口。若不使用译码器,可直接将位选段接IO口,赋值改变...
类别:51单片机 2017-01-08 标签: 51单片机 数码管 显示 译码器
谈静态数码管
这里首先要说明一下138译码器,这是一个我成为3输入8输出的芯片 A B C端为输入端,那么 当A B#include<reg52.h>typedef unsigned int  u16;typedef unsigned char u8;sbit LSA = P2^0;sbit LSB = P2^1;sbit LSC = P2^2; //位定义...
类别:51单片机 2016-12-16 标签: 静态数码管 138译码器
74LS154译码器的应用
C代: #include<reg51.h> unsigned char idata dis_code[]={0x00,0x01,0x02,0x03,0x04,0x05,0x06,0x07,0x08,0x09,0x0A,0x0B,0x0C,0X0D,0x0E,0x0F} ; /*************延时子程序...
类别:51单片机 2016-09-24 标签: 74LS154 译码器
根据电路原理图 来连线, 译码器原理很简单 ,因此译码器控制二极管的程序非常简单。   #include<reg52.h>   sbit c=P2^4; //译码器74138是一种3线-8线译码器   sbit b=P2^3; sbit a=P2^2;    void Delay...
类别:51单片机 2016-09-12 标签: 138译码器 控制二极管
・ 扬智科技HEVC系列芯片整合Conax Contego强大的无卡安全技术,丰富化付费运营商机顶盒产品组合 ・ 扬智HEVC系统单芯片系列涵盖卫星、Cable及IPTV译码器,瞄准新兴市场包含印度、拉美、亚太及非洲等区 域之商机 ・ 扬智芯片整合最先进的安全技术,包含硬件root of trust与TEE 环境(Trusted Execution...
类别:电视相关 2016-09-08 标签: 译码器 芯片 机顶盒
基于FPGA的Viterbi译码器设计及实现
  卷积是广泛应用于卫星通信、无线通信等各种通信系统的信道编方式。Viterbi算法是一种最大似然译码算法。在的约束度较小时,它比其它概率译码算法效率更高、速度更快,译码器的硬件结构比较简单。随着可编程逻辑技术的不断发展,其高密度、低功耗、使用灵活、设计快速、成本低廉、现场可编程和反复可编程等特性,使FPGA逐步成为Viterbi译码器设计的最佳方法。项目目的...
类别:综合资讯 2014-11-23 标签: FPGA Viterbi 译码器设计
基于FPGA的Viterbi译码器设计及实现
  卷积是广泛应用于卫星通信、无线通信等各种通信系统的信道编方式。Viterbi算法是一种最大似然译码算法。在的约束度较小时,它比其它概率译码算法效率更高、速度更快,译码器的硬件结构比较简单。随着可编程逻辑技术的不断发展,其高密度、低功耗、使用灵活、设计快速、成本低廉、现场可编程和反复可编程等特性,使FPGA逐步成为Viterbi译码器设计的最佳方法。项目目的...
类别:FPGA与DSP 2014-11-23 标签: FPGA Viterbi 译码器设计

译码器资料下载

卷积是广泛应用于卫星通信、无线通信等多种通信系统的信道编方式。Viterbi算法是卷积的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设计方法逐渐成为主流。不同通信系统所选用的卷积不同,因此设计可重配置的Viterbi译码器,使其能够满足多种通信系统的应用需求,具有很重...
类别:DSP 2014年03月05日 标签: 基于FPGA的Viterbi译码器设计与实现
在数字通信中,采用差错控制技术(纠错)是提高信号传输可靠性的有效手段,并发挥着越来越重要的作用。纠错主要有分组和卷积两种。在率和编码器复杂程度相同的情况下,卷积的性能优于分组。 卷积译码方法主要有代数译码和概率译码。代数译码是基于的代数结构;而概率译码不仅基于的代数结构,还利用了信道的统计特性,能充分发挥卷积的特点,使译码错误概率达到很小。 卷积译码器的设计是由高性能...
类别:其他 2014年03月05日 标签: fpga 卷积 编码 特比 译码
在数字通信中,采用差错控制技术(纠错)是提高信号传输可靠性的有效手段,并发挥着越来越重要的作用。纠错主要有分组和卷积两种。在率和编码器复杂程度相同的情况下,卷积的性能优于分组。 卷积译码方法主要有代数译码和概率译码。代数译码是基于的代数结构;而概率译码不仅基于的代数结构,还利用了信道的统计特性,能充分发挥卷积的特点,使译码错误概率达到很小。 卷积译码器的设计是由高性能...
类别:其他 2014年03月05日 标签: 基于FPGA的卷积编码和维特比译码
由于其很强的纠错性能和适合硬件实现的编译码算法,卷积编和软判决维特比译码目前已经广泛应用于卫星通信系统。然而随着航天事业的发展,卫星有效载荷种类的增多和分辨率的不断提高,信息量越来越大。如何在低信噪比的功率受限信道条件下提高传输速率成为目前亟待解决的问题。本论文结合在研项目,在编译码算法、编译码器的设计与实现、编译码器性能提高三个方面对卷积编和维特比译码进行了深入研究,并进一步介绍了使用...
类别:Xilinx 2014年03月05日 标签: 卷积编码和维特比译码的FPGA实现
LDPC以其接近Shannon极限的优异性能在编界引起了轰动,成为研究的热点。随着研究的不断深入和技术的发展,目前,LDPC已经被多个通信系统定为信道编方案,并被应用到第二代数字视频广播卫星(DVB—S2)通信系统中。由于LDPC码译码过程中所涉及的数据量庞大,译码时序控制复杂,如何实现LDPC码译码器成为了人们研究的重点。 论文以基于FPGA实现LDPC码译码器为研究目标,主要...
类别:其他 2014年03月05日 标签: LDPC码译码器FPGA实现研究
本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在,本文在加一比一选模块中采用了全并行结构的设计方法,这种...
类别:DSP 2014年03月05日 标签: 高速Viterbi译码器的FPGA实现
本文以Turbo译码器的FPGA实现为目标,对Turbo的编译码算法和用硬件语言将其实现进行了深入的研究。 首先,在理论上对Turbo的编译码原理进行了介绍,确定了Max-log-MAF算法的译码算法,结合CCSDS标准,在实现编码器时,针对标准中给定的帧长、率与交织算法,以及伪随机序列模块与帧同步模块,提出了相应解决方案;而在相应的译码器设计中,采用了FPGA设计中“自上而下”的设计...
类别:其他 2014年03月05日 标签: 基于FPGA的Turbo码编译码器研究与实现
在通信系统中,人们一直致力于信息传输的有效性和可靠性的研究,信道纠错编技术一直是人们研究的重点。1993年,Turbo的提出,以其接近Shannon极限的优异的译码性能在编界引起了轰动,并成为研究纠错编的热点课题。经过十几年的研究和发展,目前,Turbo已经走向了实用化的道路,如何用硬件实现有效的Turbo译码器成为了人们研究的重点。 论文以基于FPGA实现Turbo译码器为研究...
类别:其他 2014年03月05日 标签: Turbo码译码算法研究及其FPGA实现
:Reed-Solomon ProductCode)进行纠错,RS译码器在伺服芯片中具有重要作用。 FPGA在开发阶段具有安全、方便、可随时修改设计等不可替代的优点,在电子系统中采用FPGA可以极大的提升硬件系统设计的灵活性,可靠性,同时提高硬件开发的速度和降低系统的成本。FPGA的固有优点使其得到越来越广泛的应用,FPGA设计技术也被越来越多的设计人员所掌握。 本文首先介绍了编理论和常用的RS编译码...
类别:电机 2014年03月05日 标签: 基于DVD应用的RS编译码器的研究
卷积是无线通信系统中广泛使用的一种信道编方式。Viterbi译码算法是一种卷积的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积的基本概念,阐述了Viterbi算法的原理,重点讨论了决定Viterbi算法复杂度和译码性能的关键因素...
类别:其他 2014年03月05日 标签: 2 1 9 软判决Viterbi译码器的设计与FPGA实现

译码器相关帖子

4

0

输出,即38译码器的A,B,C三个端口控制Y0--Y7,程序中的位选部分看不懂,转化为二进制对不上,有哪位会的能解释下。 普中科技51单片机开发板v3.0 动态数管部分 屠这有些,熟悉,不过是有些时间没弄了,学习一哈都,那天还是,不然都没法回答:lol 能不能把问题描述清楚?不是每个人都有这个开发板的。 从表上反映,仅当E1,E2为低,E3为高吋,38译码器才工作,二进制A1,A2,A3...
132次浏览 2019-01-28 单片机

0

0

驱动电路进行功率放大后由发射电路向外发射经调制定的指令编信号。接收电路一般由接收电路、放大电路、调制电路、指令译码电路、驱动电路、执行电路(机构)等几部分组成。接收电路将发射发出的已调制的编指令信号接收下来,并进行放大后送解调电路,解调电路将已调制的指令编信号解调出来,即还原为编信号。指令译码器将编指令信号进行译码,最后由驱动电路来驱动执行电路实现各种指令的操作控制(机构)。红外遥控的缺点...
101次浏览 2019-01-17 RF/无线

10

0

给大家分享400个proteus仿真例程,看看有没有要的,有空就放网盘链接出来,或者留下邮箱。大家看图 资料的内容大概如下: 01 74LS138译码器应用 01 可以调控的走马灯 01 闪烁的LED 02 74HC154译码器应用 02 按键选播电子音乐 02 从左到右的流水灯 03 74HC595串入并出芯片应用 03 可演奏的电子琴 03 左右来回的流水灯 04 74LS148...
820次浏览 2018-09-03 单片机

0

0

WR.DAT应为0x00000x00040x00080x00C00x0010例2.5  用C语言编写一个具有中断功能的TMS320C50程序,用硬件仿真进行调试。/*本程序是TMS320C50的一个串行口输入输出程序。TMS320C50与PCM编译码器MC14LC5480通过串行口相接。中断程序从串行口读人8位数据,并将它写回串行口*/#define VEC_ADDR...
404次浏览 2017-11-11 【微控制器 MCU】

0

0

;译码器功能表    ① 74LS48 译码器功能表   74LS48 的功能如表 5.3 所示。74LS47 译码器的功能与 74LS48 完全一样,所不同的是 74LS47 驱动的是共阳极数管,而 74LS48 驱动的是共阴极数管。   4.  常用 CMOS  数字集成电路...
303次浏览 2017-11-09 综合技术交流 标签: 数字集成电路 购线网

2

1

generator)(10)功率放大器(power amplifier)3、数字集成电路器件(1)基本逻辑门(logic gate circuit)(2)触发(flip-flop)(3)寄存(register)(4)译码器(decoder)(5)数据比较(comparator)(6)驱动(driver)(7)计数(counter)(8)整形电路(9)可编程逻辑器件(pld)(10)微处理...
980次浏览 2017-09-12 综合技术交流

39

0

在这里说,不仿真,永远无法掌握FPGA时序设计的要点,做设计永远是事倍功半。 02、3-8译码器设计验证         本集是视频教程第二讲,主要通过3-8译码器的设计实现与验证,讲解Verilog基础语法,并复习FPGA开发的基本流程。希望通过这样一个视频教程,带领大家进一步熟悉FPGA的开发流程。    ...

21

0

:}{:1_103:}{:1_103:}{:1_103:}好:victory: 大哥,我服了! 这真的是我见过最会写童话的程序员,没有之一....... {:1_103:} 楼主加油,这学着多有乐趣呀 这真的是我见过最会写童话的程序员,没有之一....... 晕死,用毛线38译码器啊,什么年代的思想,LED专用驱动芯片一大把,非要瞎折腾!!! 谢谢楼主,受教了。 [quote][size...

1

0

语言,掌握FPGA的功能,选型及具体应用,成为精通FPGA的数字设计高手。 20天的学习能收获什么? •       25个可应用方案,完备的教程 LED点亮和熄灭、组合逻辑实验—与门等、译码器实验、LED流水灯内部外部时钟、脉冲发生、PWM输出-呼吸灯、蜂鸣、波形发生、数管显示、键盘扫描、LCD1602、串行接口UART、I2C接口...
1143次浏览 2015-12-28 信息发布 标签: 设计工程师 如何

12

0

重命名等模块,经过前端部件的处理后,指令等待发射进入乱序执行部件)。虽然实际上只有一个乱序执行部件,但对于操作系统来说,它能看到两个处理。前端部件包含两组同样功能的X86寄存,两个指令译码器根据两个指令指针指向的地址分别处理。所有的指令被一个共享的乱序执行部件执行,但对应用程序来说并不知情。当乱序执行部件执行完成,像之前一样退出流水线后,最终结果返回虚拟的两个处理。2006年Intel发布了酷睿...
1836次浏览 2015-09-24 FPGA/CPLD 标签: 流水线

译码器视频

一周搞定系列之数电
本课程主要从以下几个方面展开学习数电: 1、基本逻辑门电路(与门、或门、非门、异或门、与非门、或非门、与或非门;0C门、OD门、三态门、CMOS传输门) 2、组合逻辑门电路测试(根据电路分析逻辑功能、根据题目要求设计相应功能逻辑电路、火灾报警系统、四人表决器) 3、编码器与译码器(编码器、译码器、触...
工程师应该掌握的20个电路
以音频功放等4个项目为载体,学习运算放大电路等20个经典单元电路的分析、制作与测试。通过运算放大电路等20个单元电路的学习,掌握二极管、三极管、电阻、电容器等元器件的基本结构、测试和应用;掌握整流、滤波、稳压电路,共射极、共集电极放大电路,运算放大电路等信号处理电路分析应用方法;掌握计数器、译码...
2018-03-06 标签: 电路
数字电路与系统设计
课程内容主要包括:数字电路基础知识(数制、编码、逻辑代数、逻辑门、触发器等),组合电路分析、设计方法,时序电路分析、设计方法,脉冲波形的产生与整形、可编程逻辑器件以及模拟-数字转换等。...
数字电子技术基础
本课程是电子技术基础的两大分支之一,属于入门性质的技术基础课。课程的主要内容为电子器件、电子电路的基本原理、数字电路的分析和设计方法,以及在实际中的典型应用等。清华大学“数字电子技术基础”课程的知识点包括逻辑代数基础、门电路、组合逻辑电路、时序逻辑电路、脉冲波形的产生与整形、半导体存储器、可编程逻辑...
2017-09-23 标签: 清华大学 数电 王红
FPGA设计思想与验证方法视频教程(小梅哥主讲)
  这里小梅哥将我们精心录制和编辑的FPGA学习系列教程——《小梅哥FPGA设计思想与验证方法视频教程》分享给大家。教程充分考虑0基础朋友的实际情况,手把手带领学习者分析思路、编写代码、仿真验证、板级调试。教语法,学仿真,一步一步,直到最后设计若干较为综合的逻辑系统。   教程以我们自主开发...

小广播

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved