首页 > 关键词 > 串并转换

串并转换

在电子工程世界为您找到如下关于“串并转换”的新闻

8051单片机的I2C接口并行扩展及接口设计

8051单片机的I2C接口并行扩展及接口设计

、8051将要发送数据还是接收数据以及数据的长度等。    如果8051要发送数据给I2C器件,则根据I2C总线协议,在数据CI1接收到第一个数据后启动I2C总线,然后将CI1中的数据进行并串转换后逐位发出,发出完毕后设置一个标志位,使8051知道可以发送下一个总线后首先写I2C器件内地址,然后进行数据接收,进行串并转换后将接收到的数据装入CI1中,再设置...

类别:51单片机 2018-03-24 21:53:16 标签: 8051 单片机 I2C接口 并行扩展

利用PIC单片机为主控制芯片的多种厨房设备智能组合控制设

利用PIC单片机为主控制芯片的多种厨房设备智能组合控制设

1 min才开启童锁,以防止儿童在设备正在消毒或烘干时误打开柜门而烫伤,童锁为电磁阀。    设计中考虑到两板之间的数据传送及节省I/O口,选用了串并转换芯片74HC595作为I/O口扩展(只需3个I/O口),再经过7路内部达林顿结构的ULN2003驱动继电器。电路中,将ULN2003第9脚接+12 V就相当于在每个被驱动对象两端反向并联一个二极管,起到续流...

类别:PIC单片机 2018-03-21 22:22:11 标签: PIC单片机 主控制芯片 智能组合控制

基于TFP401A为核心的DVI接口应用系统

基于TFP401A为核心的DVI接口应用系统

的RX(2~0)+-和RXC+-为来自主机的经过串并转换编码的4路TMDS信号,而其输出的信号主要有奇、偶象素信号(QE[0:23]、QO[0:23]),象素时钟ODCK、象素有效DE、行/场同步(HSYN/VSYN)和同步检测SCDT等。    TFP401A通过检测DE信号的状态变化来确定链路的激活状态。当106个像素时钟过后,如果DE状态未发生变化,则认为...

类别:其他技术 2018-02-12 21:16:09 标签: TFP401A DVI接口

89C51串并转换驱动数码管示例程序

89C51串并转换驱动数码管示例程序

器件:74hc595.引脚说明:SDA:数据输入口。SH_CP:数据输入控制端,在每个 SH_CP的上升沿, SDA口上的数据移入寄存器, 在 SH_CP的第 9个上升沿, 数据开始从 QS 移出。ST_CP:数据置入锁存器控制端。Q0~Q7:数据并行输出端。  数据从SDA 口送入 74HC595 , 在每个 SH_CP的上升沿, SDA口上的数据移入寄存...

类别:51单片机 2018-01-14 20:19:46 标签: 89C51 串并转换 驱动数码管

单片机教程实战6 常用接口及编程

单片机教程实战6 常用接口及编程

的I/O接口用于笔划段字形代码。这样单片机只要把要显示的字形代码发送到接口电路,就不用管它了,直到要显示新的数据时,再发送新的字形码,因此,使用这种方法单片机中CPU的开销小。可以提供单独锁存的I/O接口电路很多,这里以常用的串并转换电路74LS164为例,介绍一种常用静态显示电路,以使大家对静态显示有一定的了解。MCS-51单片机串行口方式押为移们寄存器方式,外接6片...

类别:51单片机 2018-01-03 21:01:03 标签: 单片机 常用接口 编程

AT89S51单片机实验及系统板

AT89S51单片机实验及系统板

1.14        15.串并转换模块    该系统板上采用了四个74LS164(移位寄存器)作为串并转换模块,这四路串并转换模块已经级连起来。串行数据从“RXD TXD”端口输入;具体的电路原理图如图1.15所示:        图1.15   ...

类别:51单片机 2017-12-26 20:55:39 标签: AT89S51 单片机

基于PIC单片机的多种厨房设备智能组合控制设计

基于PIC单片机的多种厨房设备智能组合控制设计

止儿童在设备正在消毒或烘干时误打开柜门而烫伤,童锁为电磁阀。        设计中考虑到两板之间的数据传送及节省I/O口,选用串并转换芯片74HC595作为I/O口扩展,再经过7路内部达林顿结构的ULN2003驱动继电器。电路中,将ULN2003第9脚接+12 V就相当于在每个被驱动对象两端反向并联1个二极管,起到续流的作用,外部...

类别:PIC单片机 2017-12-02 21:28:24 标签: PIC单片机 厨房设备 智能组合

单片机系统中八段LED数码管显示器设计基础

单片机系统中八段LED数码管显示器设计基础

和动态扫描显示。所谓静态显示,就是每一个数码管显示器都要占用单独的具有锁存功能的I/O接口用于笔划段字形代码。这样单片机只要把要显示的字形代码发送到接口电路,就不用管它了,直到要显示新的数据时,再发送新的字形码,因此,使用这种办法单片机中CPU的开销小。能供给单独锁存的I/O接口电路很多,这里以常用的串并转换电路74LS164为例,介绍一种常用静态显示电路,以使大家对静态显示有一定的了解...

类别:51单片机 2017-10-11 10:02:49 标签: 单片机系统 八段LED数码管 显示器

高性能SERDES及其在CPRI接口的应用分析

高性能SERDES及其在CPRI接口的应用分析

(SERDES),采用90nm工艺,能满足一些低功耗的应用需求,内部功能模块如图1所示。SERDES Core的发送部分用于实现8位、9位或10位宽字的并串转换,然后通过一根电缆或印刷板(PCB)走线发送出去,而接收部分则将串行数据进行串并转换为8位、9位或10位宽的并行字。     图1 TLK3132内部功能框图   下面详细介绍了6个功能模块及其应用特点...

类别:总线与接口 2017-09-14 09:12:59 标签: SERDES CPRI接口

WiFi信令测试在研发阶段的作用

WiFi信令测试在研发阶段的作用

的是各正交子载波的功率峰值处传送数据,如果在正交频点处功率出现回退,意味着峰值不在正交频率处出现,解调数据时将在子载波频率附近寻找峰值获得承载数据,也就意味着当子载波功率峰值出现偏移,即峰值对应的频率出现偏移,不再正交,即出现所谓的“频率误差”。严重者将导致错误解调传输数据甚至无法解调。我们知道:OFDM的子载波实现是通过基带的FFT+串并转换实现的,因此,基带运算的准确...

类别:通信与网络 2017-08-14 21:32:47 标签: WiFi 信令测试

查看更多>>

串并转换资料下载

基于FPGA的多路高速串并转换器设计立即下载

高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800...

类别:FPGA/CPLD 2013年09月21日 标签: 串并转 基于FPGA

84调制解调程序(包括串并转换,判决等等)立即下载

84调制解调程序(包括串并转换,判决等等):fs=700000000;%样频率 f0=70000000;%载频fd=5000000;n=400;a=[1 0 1 1 0 0 1 1 0 1 0 0 0 1 1 1 0 1 0 0];%//////////串并转换、差分编码a1=zeros(1,length(a));a1(1)=1;for i=2:length(a)  ...

类别:FPGA/CPLD 2013年09月22日 标签: 84调制解调程序 包括串并转换 判决等等

单片机应用技术选编10立即下载

单片机应用技术选编10 目录 第一章 专题论述1.1 嵌入式系统的技术发展和我们的机遇(2)1.2 一种新的电路设计和实现方法——进化硬件(8)1.3 从8/16位机到32位机的系统设计(13)1.4 混合SoC设计(18)1.5 AT24系列存储器数据串并转换接口的IP核设计(23)1.6 低能耗嵌入式系统的设计(28)1.7 嵌入式应用中的零功耗系统设计(31)1.8 数字指纹协议的研究...

类别:其它 2014年03月05日 标签: 单片机应用技术选编10

串并转换 通过多通道串-并转换器将多个同步串行数据流转换为并行数据(源代码)立即下载

串并转换 通过多通道串-并转换器将多个同步串行数据流转换为并行数据(源代码)  ** Filenames and Des criptions:   **  **      TOP_VHD.vhd - Top level design file  ** ...

类别:FPGA/CPLD 2013年09月22日 标签: 串并 串并转换 转换 通过 通道

VHDL串并转换源程序立即下载

VHDL串并转换源程序,可以实现信号在串行和并行间的转换。...

类别:科学普及 2014年03月05日 标签: VHDL串并转换源程序

串并转换的VHDL和VERILOG源程序立即下载

串并转换的VHDL和VERILOG源程序...

类别:FPGA/CPLD 2013年07月01日 标签: 串并转换的VHDL和VERILOG源程序

fpga的乒乓操作机串并转换立即下载

fpga的乒乓操作机串并转换...

类别:FPGA/CPLD 2013年07月23日 标签: fpga的乒乓操作机串并转换

单片机应用技术选编10立即下载

单片机应用技术选编10 目录 第一章 专题论述 1.1 嵌入式系统的技术发展和我们的机遇(2) 1.2 一种新的电路设计和实现方法——进化硬件(8) 1.3 从8/16位机到32位机的系统设计(13) 1.4 混合SoC设计(18) 1.5 AT24系列存储器数据串并转换接口的IP核设计(23) 1.6 低能耗嵌入式系统的设计(28) 1.7 嵌入式应用中的零功耗系统设计(31...

类别:51内核 2013年01月21日 标签: 单片机

基于CPLD的串并转换和高速USB通信设计立即下载

本内容介绍了基于CPLD的串并转换和高速USB通信设计...

类别:射频与通信技术 2013年09月22日 标签: CPLD 串并转换 USB通信

基于SATA硬盘和FPGA的高速数据采集存储系统立即下载

为解决现有采集存储系统不能同时满足高速率采集,大容量脱机且长时间持续存储的问题,设计了一种基于SATA硬盘和FPGA的数据采集和存储方案。本设计由AD9627转换芯片,Altera Cyclone系列FPGA,JM20330串并转换双向桥接芯片完成硬件架构,由Verilog HDL语言编程实现软件架构,直接使用FPGA编程实现数据的多通道分配和磁盘阵列控制,分时处理A/D芯片采集到的高速率大容...

类别:Altera 2013年09月22日 标签: FPGA SATA 数据采集

查看更多>>

串并转换相关帖子

0

0

武汉中证通老师详谈新手的FPGA学习应必备怎样的四个基础知识

快了,我可以先串并转换,再并行的做处理……只要FPGA的 资源 武汉中证通老师详谈新手的FPGA学习应必备怎样的四个基础知识...

101次浏览 2018-01-25 信息发布

0

0

赶紧收藏,LED显示屏的6大核心技术!

,为保证其图像的稳定性和清晰度,必须采用直流驱动方式,给扫描装置加上一个恒定电流。 早期LED主要采用低压信号串并转换方式,该种方式存在焊点较多、制作成本高昂、可靠性不足等缺点,这些缺点在一定时期内限制了LED电子显示屏的发展。 4亮度控制D/T 转换技术LED电子显示屏有众多独立像素点通过排列组合的方式构成,基于像素间互相分离这一特点,LED电子显示屏发光控制驱动方式只能够通过数字信号形式...

101次浏览 2018-01-22 信息发布

3

0

FPGA至简设计法为什么这么简单

。 我们知道,计数器是FPGA实现时序的基本单元,时钟分频要计数,串并转换要计数,乒乓操作要计数。 此内容由EEWORLD论坛网友njiggih原创,如需转载或用于商业用途需征得作者同意并注明出处 FPGA至简设计法为什么这么简单 果然很简单…不值得下载! 谢谢分享,下来看看,我觉得学以至用,就算很简单工作中用不到,也白费几天就忘了 祝楼主节日快乐,谢谢楼主分享,祝...

368次浏览 2017-12-15 FPGA/CPLD 标签: FPGA 至简设计法 计数器

0

0

请教DM642扩展串口的方案设计

DM642这款dsp没有rs232等串口,想扩展一个。 官方的开发板是通过EMIF和tl16c752b这个串并转换芯片来扩展的。 我现在不想增加这个串并转换芯片,想通过一个cpld来进行扩展,因为设计需要,这个cpld还要做其他事情。 这样做的想法是可以节省成本并简化设计。很多别的dm642开发板都有cpld,但没有用这个扩展串口。 请问大家,这样通过EMIF和cpld扩展串口设计能不能...

1087次浏览 2014-01-27 【DSP】

7

0

SEED-DEC6713 MCASP和AIC23B的问题

));    MCASP_FSETS(GBLCTL1,RCLKRST,ACTIVE);    while(!MCASP_FGET(GBLCTL1,RCLKRST));         //启动串并转换器     MCASP_RSET(XSTAT1,0xffff);    ...

2039次浏览 2013-12-05 【DSP】

3

0

基于FPGA的高速数据采集控制模块设计

的控制帧经光收发模块、串并转换器后进入FPGA,作为采集数据的帧头部分,该帧中有1 Byte决定了采样的频率。上位机向FPGA发送采样控制信号:采样导前信号以及采样时间长度信号。在FPGA中将8通道采集的数据以两通道为一组分成4份分别与帧头打包组帧,存入双口RAM,编码处理后经过并串转换器、光收发模块发送出去。模块结构设计框图如图1所示。 硬件设计 该数据采集控制模块主要由3部分组成,分别为...

1746次浏览 2013-11-27 FPGA/CPLD 标签: 数据采集 光纤通信 电磁干扰 可靠性 电缆

2

0

自己编写的一个verilog串并转换程序,总是出现语法错误,不知道是什么原因,求助

"end", or an identifier ("endmodule" is a reserved keyword ), or a system task, or "{", or a sequential statement 就是这几个问题,begin和end都对照过,没有少啊 自己编写的一个verilog串并转换程序,总是出现...

2309次浏览 2013-08-28 FPGA/CPLD 标签: verilog程序语法

0

0

FPGA应用开发实战技巧精粹

与case语句的技巧   4.2.7 分离组合电路与时序电路的技巧   4.2.8 乒乓操作的技巧   4.2.9 串并转换的技巧   4.2.10 流水线操作设计的技巧  4.3 代码风格技巧   4.3.1 vhdl的编码风格技巧   4.3.2 verilog hdl的编码风格技巧   4.3.3 命名的技巧   4.3.4 添加注释的技巧   4.3.5...

2022次浏览 2013-07-29 信息发布 标签: FPGA FPGA电子书 FPGA应用开发 FPGA电子书下载

1

0

嵌入式学习咨询

。       第二阶段 FPGA设计高级工程师       模块一 FPGA设计原则与技巧   FPGA设计原则与技巧课程主要讲授FPGA设计的一些原则(面积与速度平衡互换原则、硬件可实现原则及同步设计原则、低功耗设计原则等)及操作技巧(乒乓操作、串并转换...

1233次浏览 2013-07-24 信息发布 标签: 嵌入式 电路 设计 创新

0

0

嵌入式学习咨询

。       第二阶段 FPGA设计高级工程师       模块一 FPGA设计原则与技巧   FPGA设计原则与技巧课程主要讲授FPGA设计的一些原则(面积与速度平衡互换原则、硬件可实现原则及同步设计原则、低功耗设计原则等)及操作技巧(乒乓操作、串并转换...

864次浏览 2013-07-17 信息发布 标签: 嵌入式 电路 设计 创新

查看更多>>

串并转换视频

模拟电子技术基础

模拟电子技术基础

电子技术的应用“无所不在”。不管哪个领域、哪个行业,为实现现代化、自动化、信息化,就必须配以电子系统。“电子技术基础”课程教授实现电子系统必备的基础知识。 课程简介 本课程是电子技术基础的一个重要分支,是电气、电子信息类和部分非电类专业本科生在电子技术方面入门性质的技术基础课。课程主要内容包括半导...

2017-05-21 标签: 模电 清华 华成英

查看更多>>

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved