首页 > 关键词 > 串并转换

串并转换

在电子工程世界为您找到如下关于“串并转换”的新闻

89C51串并转换驱动数码管示例程序

89C51串并转换驱动数码管示例程序

相接, LED就可以实现显示了。要想软件改变LED的亮度, 只需改变 EN的占空比就行了。实验原理及内部结构:   如图所示:    74HC595 内含8 位入、/ 并出移位寄存器和8位三态输出锁存器。寄存器和锁存器分别有各自的时钟输入(SH_CP和ST_CP) , 都是上升沿有效。当SH_CP从低到高电平跳变时...

类别:51单片机 2018-01-14 20:19:46 标签: 89C51 串并转换 驱动数码管

单片机教程实战6 常用接口及编程

单片机教程实战6 常用接口及编程

的I/O接口用于笔划段字形代码。这样单片机只要把要显示的字形代码发送到接口电路,就不用管它了,直到要显示新的数据时,再发送新的字形码,因此,使用这种方法单片机中CPU的开销小。可以提供单独锁存的I/O接口电路很多,这里以常用的并转换电路74LS164为例,介绍一种常用静态显示电路,以使大家对静态显示有一定的了解。MCS-51单片机串行口方式押为移们寄存器方式,外接6片...

类别:51单片机 2018-01-03 21:01:03 标签: 单片机 常用接口 编程

51单片机串口工作方式O在扩展并行输出口中的应用

51单片机串口工作方式O在扩展并行输出口中的应用

  一、系统工作原理    下图是一款1分钟-24小时定时时间可调的时间控制器,其印制电路板如右图所示。该控制器以AT89C2051单片机为核心,采用12MHz晶振,用内部定时器TO产生5ms时钟信号,由软件处理成分钟、小时段码数据,从串口RXD(P3.0)、TXD(P3.1)经IC2(74HC164)进行/并转换后,送四位共阳极数码管Ul~U4的a~h端。显示采用动态扫描...

类别:51单片机 2017-12-29 19:28:15 标签: 51单片机 串口 工作方式 扩展并行输出

AT89S51单片机实验及系统板

AT89S51单片机实验及系统板

1.14        15.并转换模块    该系统板上采用了四个74LS164(移位寄存器)作为并转换模块,这四路并转换模块已经级连起来。串行数据从“RXD TXD”端口输入;具体的电路原理图如图1.15所示:        图1.15   ...

类别:51单片机 2017-12-26 20:55:39 标签: AT89S51 单片机

德州仪器专家分享:医用超声成像供电技术

德州仪器专家分享:医用超声成像供电技术

或DAC之间有一个发送/接收开关。在发送期间,它确保低电压接收电路免受高压损坏,这是因为接收回路也需要连接到换能器。  压电换能器元件将这些电信号转换成能穿透人体的声波信号。这些声波信号在各种内脏边缘会被反射,并返回换能器。  这些返回的声波一经过换能器,就转化为电信号。这些较低电压的接收信号需要进行放大、滤波并转换为数字格式,从而生成图像。得益于半导体行业的发展,所有这些工作...

类别:医学成像 2017-11-04 19:11:04 标签: 显示器 开关稳压器 核磁共振 成像技术 超声成像

单片机系统中八段LED数码管显示器设计基础

单片机系统中八段LED数码管显示器设计基础

显示。所谓静态显示,就是每一个数码管显示器都要占用单独的具有锁存功能的I/O接口用于笔划段字形代码。这样单片机只要把要显示的字形代码发送到接口电路,就不用管它了,直到要显示新的数据时,再发送新的字形码,因此,使用这种办法单片机中CPU的开销小。能供给单独锁存的I/O接口电路很多,这里以常用的并转换电路74LS164为例,介绍一种常用静态显示电路,以使大家对静态显示有一定的了解...

类别:51单片机 2017-10-11 10:02:49 标签: 单片机系统 八段LED数码管 显示器

高性能SERDES及其在CPRI接口的应用分析

高性能SERDES及其在CPRI接口的应用分析

(SERDES),采用90nm工艺,能满足一些低功耗的应用需求,内部功能模块如图1所示。SERDES Core的发送部分用于实现8位、9位或10位宽字的并转换,然后通过一根电缆或印刷板(PCB)走线发送出去,而接收部分则将串行数据进行并转换为8位、9位或10位宽的并行字。     图1 TLK3132内部功能框图   下面详细介绍了6个功能模块及其应用特点...

类别:总线与接口 2017-09-14 09:12:59 标签: SERDES CPRI接口

矢量调制分析基础

矢量调制分析基础

坐标图中表示。参见图2。I 代表同相位( 相位参考) 分量,Q 代表正交( 与相位相差90 °)分量。你还可以将同相载波的某具体幅度与正交载波的某具体幅度做矢量加法运算,来表示这个点。这就是I-Q 调制的原理。将载波放入到I-Q 平面预先确定的某个位置上,然后发射已编码信息。每个位置或状态( 或某些系统中状态间的转换) 代表某一个可在接收机上被解码的比特码型。状态或符号在每个符号...

类别:分析仪 2017-08-12 20:41:03 标签: 矢量调制 分析基础

RS232-GPIB控制器的设计

RS232-GPIB控制器的设计

操作系统自带的超级终端。因此,可以很方便地完成计算机串口数据的接收和发送,无需自行开发计算机端软件,节省了控制器的开发时间。所设计控制器的核心是单片机,它一端连接计算机RS232口,一端连接仪器GPIB接口,单片机接收来自计算机超级终端的SCPI指令,并转发给带有GPIB接口的仪器执行。仪器执行完成指令后将执行结果发送给控制器,控制器再将所收到的数据通过RS232...

类别:51单片机 2017-01-10 18:30:27 标签: RS232-GPIB 控制器

51单片机 万年历

;   }}/**********************************函数名称:    Ds_change()函数功能:    18b20开始获取温度并转换入口参数:备注    :**********************************/void Ds_change(){ ...

类别:51单片机 2017-01-05 10:52:19 标签: 51单片机 万年历

查看更多>>

串并转换资料下载

基于FPGA的多路高速串并转换器设计立即下载

高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800...

类别:FPGA/CPLD 2013年09月21日 标签: 串并转 基于FPGA

单片机应用技术选编10立即下载

单片机应用技术选编10 目录 第一章 专题论述1.1 嵌入式系统的技术发展和我们的机遇(2)1.2 一种新的电路设计和实现方法——进化硬件(8)1.3 从8/16位机到32位机的系统设计(13)1.4 混合SoC设计(18)1.5 AT24系列存储器数据并转换接口的IP核设计(23)1.6 低能耗嵌入式系统的设计(28)1.7 嵌入式应用中的零功耗系统设计(31)1.8 数字指纹协议的研究...

类别:其它 2014年03月05日 标签: 单片机应用技术选编10

串并转换 通过多通道串-并转换器将多个同步串行数据流转换为并行数据(源代码)立即下载

并转换 通过多通道-并转换器将多个同步串行数据流转换为并行数据(源代码)  ** Filenames and Des criptions:   **  **      TOP_VHD.vhd - Top level design file  ** ...

类别:FPGA/CPLD 2013年09月22日 标签: 串并 串并转换 转换 通过 通道

串并转换VHDL代码立即下载

通过多通道-并转换器将多个同步串行数据流转换为并行数据 xilinx提供 Synthesis  1. Launch synplify  2. Correct the source file pathname in the encoder_1553.prj  3. Open project /1553_enc_dec/synthesis/EC/synplify...

类别:FPGA/CPLD 2013年09月22日 标签: VHDL 串并转换

84调制解调程序(包括串并转换,判决等等)立即下载

84调制解调程序(包括并转换,判决等等):fs=700000000;%样频率 f0=70000000;%载频fd=5000000;n=400;a=[1 0 1 1 0 0 1 1 0 1 0 0 0 1 1 1 0 1 0 0];%//////////并转换、差分编码a1=zeros(1,length(a));a1(1)=1;for i=2:length(a)  ...

类别:FPGA/CPLD 2013年09月22日 标签: 84调制解调程序 包括串并转换 判决等等

VHDL串并转换源程序立即下载

VHDL并转换源程序,可以实现信号在串行和并行间的转换。...

类别:科学普及 2014年03月05日 标签: VHDL串并转换源程序

串并转换的VHDL和VERILOG源程序立即下载

并转换的VHDL和VERILOG源程序...

类别:FPGA/CPLD 2013年07月01日 标签: 串并转换的VHDL和VERILOG源程序

fpga的乒乓操作机串并转换立即下载

fpga的乒乓操作机并转换...

类别:FPGA/CPLD 2013年07月23日 标签: fpga的乒乓操作机串并转换

基于CPLD的串并转换和高速USB通信设计立即下载

本内容介绍了基于CPLD的并转换和高速USB通信设计...

类别:射频与通信技术 2013年09月22日 标签: CPLD 串并转换 USB通信

单片机应用技术选编10立即下载

单片机应用技术选编10 目录 第一章 专题论述 1.1 嵌入式系统的技术发展和我们的机遇(2) 1.2 一种新的电路设计和实现方法——进化硬件(8) 1.3 从8/16位机到32位机的系统设计(13) 1.4 混合SoC设计(18) 1.5 AT24系列存储器数据并转换接口的IP核设计(23) 1.6 低能耗嵌入式系统的设计(28) 1.7 嵌入式应用中的零功耗系统设计(31...

类别:51内核 2013年01月21日 标签: 单片机

查看更多>>

串并转换相关帖子

0

0

生活中应用比较广的七大常用传感器

,然后借助光电元件进一步将光信号转换成电信号。光电传感器一般由光源、光学通路和光电元件三部分组成。光电传感器一般由处理通路和处理元件2 部分组成。其基本原理是以光电效应为基础,把被测量的变化转换成光信号的变化,然后借助光电元件进一步将非电信号转换成电信号。光电效应是指用光照射某一物体,可以看作是一连带有一定能量为的光子轰击在这个物体上,此时光子能量就传递给电子,并且是一个光子的全部能量一次性地被一个...

0次浏览 2018-01-10 信息发布

3

0

FPGA至简设计法为什么这么简单

。 我们知道,计数器是FPGA实现时序的基本单元,时钟分频要计数,并转换要计数,乒乓操作要计数。 此内容由EEWORLD论坛网友njiggih原创,如需转载或用于商业用途需征得作者同意并注明出处 FPGA至简设计法为什么这么简单 果然很简单…不值得下载! 谢谢分享,下来看看,我觉得学以至用,就算很简单工作中用不到,也白费几天就忘了 祝楼主节日快乐,谢谢楼主分享,祝...

166次浏览 2017-12-15 FPGA/CPLD 标签: FPGA 至简设计法 计数器

0

0

这里有电子高手的FPGA/CPLD经验,快来拿~

FPGA/CPLD的设计思想与技巧是非常大的话题,很难面面俱到。这篇文章也只是介绍四种常用的FPGA/CPLD设计思想与技巧,包括: 1、乒乓操作 2、并转换 3、流水线操作 4、数据接口同步化 这些技巧,都是FPGA/CPLD逻辑设计内在规律的体现。 如何合理地运用好这些设计思想? 如何让我们的FPGA/CPLD设计工作更有效率? 看完这篇文章,相信我们会有所收获...

202次浏览 2017-02-27 信息发布 标签: 电子

0

0

msp430液晶驱动模块

:所需模拟信号需外部输入,通过外接等值电阻产生。(以449为例)当没有R33  R03 V1=Vcc  V5=Vss。 时序发生器 :时序发生器用来驱动并转换,将缓存器的并行信息转换成段线所需串行信息。 静态驱动方式:Fframe(帧频率)=fLCD/2 2MCU驱动方式:Fframe=fLCD/4 3MCU驱动方式:Fframe=fLCD...

101次浏览 2017-02-15 【MSP430】

0

0

至芯科技FPGA就业培训班 2.0新课程体系

进行FPGA设计所有流程,掌握FPGA开发板下载、调试的方法和技巧。第二阶段 FPGA设计高级工程师模块一 FPGA设计原则与技巧 FPGA设计原则与技巧课程主要讲授FPGA设计的一些原则(面积与速度平衡互换原则、硬件可实现原则及同步设计原则、低功耗设计原则等)及操作技巧(乒乓操作、并转换、流水线操作及数据同步等),使学员能够将这些原则及技巧应用到实际工程开发中; 本章将讲述加法器、乘法器...

303次浏览 2017-02-07 信息发布 标签: 就业培训班 设计公司 航空航天 业内人士 工程师

4

0

用两个74HC573控制16个led问题?

p0^0控制)” 难道你没有锁存? 无论多少片74HC573,都是挂在数据总线上,倚靠地址来选择各片74HC573,控制总线控制锁存。想怎么亮,就怎么亮。全亮也行,全灭也行,某几支亮也行。 除了用锁存器,使用并转换也是常用方法,通过2个IO就可以控制多个74HC595。 类似这种问题,提问者不给出电路图,仅仅依靠文字描述,回答者往往只能靠猜。问题在于提问者很难用文字将问题描述清楚...

722次浏览 2017-01-10 【51单片机】 标签: 如何 LED灯

3

0

ADM2483这块片子内部是怎么进行数据处理的?

如题,有没有大神出来指导一下啊 下接RJ45,上接一个并转的一块片子,到单片机实现数据传输 ADM2483这块片子内部是怎么进行数据处理的? 是不是只是做个隔离,实际对数据怎么进来怎么出去? 这是一个半双工的485转换芯片啊。实现了ttl和485之间的转换,不只是隔离。 [quote][size=2][url=forum.php?mod=redirect&goto...

1879次浏览 2016-12-22 【分立器件】

1

0

两路并行音频通过I2S 协议进入fpga,下载板上后结果乱序

     第一次做音频方面的小白,希望大家多多指教。      并行的数据按位进入fpga后经过并转换,I2S协议输出。输出时钟的bclk0 是输入数据时钟bclk的2倍,下载到板子上,结果不对,希望高人点拨,谢谢! 两路并行音频通过I2S 协议进入fpga,下载板上后结果乱序 真棒...

1337次浏览 2016-09-18 FPGA/CPLD

0

0

四种常用FPGA/CPLD设计思想与技巧

    本文讨论的四种常用FPGA/CPLD设计思想与技巧:乒乓操作、并转换、流水线操作、数据接口同步化,都是FPGA/CPLD逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工作中取得事半功倍的效果。  FPGA/CPLD的设计思想与技巧是一个非常大的话题,由于篇幅所限,本文仅介绍一些常用的设计思想与技巧,包括乒乓球操作、并转换、流水线操作...

404次浏览 2016-05-20 FPGA/CPLD 标签: 乒乓球 工程师 缓冲区 流水线 数据流

0

0

TI 在线设计工具WEBENCH问题--大牛问答综合

在使用WEBENCH电源设计工具时小伙伴们偶尔会遇到各种小问题,今天我们的微信为大家精心整理了数十条常见问题及解答,请大家收藏并转发给你的小伙伴吧~ Q: WEBENCH电源设计工具中可供选择的power supply solution类型包括以下哪些? A:module、integrated 和controller。 Q: WEBENCH电源设计工具中通过WEBENCH 优化旋钮...

1919次浏览 2016-04-15 【TI WEBENCH专区】 标签: solution 在线设计 layout supply 小伙伴

查看更多>>

串并转换视频

FPGA--多路语音同传系统

FPGA--多路语音同传系统

系统的输入语音信号通道最大可以达到30个同时输入,传输线采用常用的5类以太网双绞线,各子机模块通过分路器并联连接在总线上,且总线上带有12V的直流馈电,各子机供电均来自总线上。系统分成主机部分和从机部分,该框图为主机与子机之间信号的流程。主机可最大输入30路的语音信号,语音信号通过前级的300Hz~...

2014-01-01 标签: FPGA 信息技术大赛 语音 EP1C3T100C8N

基于单片机的光立方设计

基于单片机的光立方设计

一、开发背景自从国庆60周年联欢晚会开始演练后一个全新的名词——光立方,吸引了全国人民的关注。光立方是由四千多棵光艺高科技“发光树”组成的,在2009年10月1日天安门广场举行的国庆联欢晚会上面世。这是新中国成立六十周年国庆晚会最具创意的三大法宝之首。国庆联欢晚会三样法宝,光立方为最。“光立方”在气...

2014-01-01 标签: LED 单片机 信息技术大赛 STC12C5A60S2 驱动电路 74HC573

查看更多>>

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved