datasheet

美研究演算法加速器 盼降低开发成本鼓励创业

2018-02-08来源: 电子产品世界 关键字:加速器  芯片

  芯片设计的复杂性及日益高涨的成本形成硬件新创公司进入市场的阻碍,估计按芯片设计、软件和制程的不同,一颗新芯片的成本可能高达1.2亿美元,不仅不利市场竞争,也使硬件市场由少数厂商所把持。下面就随嵌入式小编一起来了解一下相关内容吧。

  根据The Next Platform报导,为了鼓励新创公司和市场竞争,美国国防部高级研究计划局(DARPA)和Semiconductor Research Corporation提供2,750万美元研究经费,希望将设计和制造过程大众化,降低开发先进运算系统所需的成本、复杂性。其中一项为由密西根大学ADA中心(Center for Applications Driving Architectures)主导的计划,该中心主任Valeria Bertacco教授表示,将开发一个随插随用的生态系统,鼓励自动控制、机器人和机器学习相关的新运算想法。

  Bertacco表示希望5年后可以看到刚毕业的大学生从事硬件公司创业,只要将焦点放在特定应用的演算法需求,就可能打造出演算硬件架构或可重复使用的高效运算区块演算加速器

  Bertacco表示,与其针对应用程式本身,设计将着重于底层演算法,专用硬件设计的每次运作效率将比通用芯片提升几个数量级,这种特定用途的硬件设计目前已经出现,但可能需要10年才会出现成熟且有效率的解决方案。

  这种方法可以将抽象层级提高,使其高于时序和功耗优化等深度技术芯片设计问题,从硬件的角度来看就是让运算成为封装问题,而非一个需要从头解决的问题。较新的半导体工程和制造发展,例如使用矽中介层连结不同制程∕工作特性的裸晶并封装在一起的2.5D技术将有助实现此种想法。

  未来芯片公司可以生产现成的处理器核心和加速器,任何人都可购买中介层,利用芯片制造商的规模经济来从事设计,节省几十万甚至上百万美元的成本。

  Bertacco指出,对于不适用FPGA以及无法充分利用CPU效能的特殊领域,就适用这种将多个加速器卸载到调整编译器的演算法方法。这个想法模糊了硬件和软件的分界,希望在应用层级进行思考,并考虑编译器如何能自动利用特定加速器的应用程式达到期望的效能。Bertacco表示,未来将由异质多工处理器所定义,而应用程式和编译器定义的现有加速器也可以发挥作用。

    以上是关于嵌入式中-美研究演算法加速器 盼降低开发成本鼓励创业的相关介绍,如果想要了解更多相关信息,请多多关注eeworld,eeworld电子工程将给大家提供更全、更详细、更新的资讯信息。

关键字:加速器  芯片

编辑:李强 引用地址:http://www.eeworld.com.cn/qrs/article_2018020844712.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:世界上唯一一家独立的氢燃料电池汽车创业公司
下一篇:紫光展锐深化AP自主研发及国际化布局

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

为人工智能带来多核可扩展性,PowerVR Series3NX神经网络加速器

提供0.6至10 TOPS的单核性能及超过160 TOPS的多核可扩展性,以实现前所未有的计算性能和可扩展性等级  Imagination Technologies宣布推出其面向人工智能(AI)应用的最新神经网络加速器(NNA)架构PowerVR Series3NX。基于屡获殊荣的前代产品,新版Series3NX提供了无与伦比的可扩展性,使系统级芯片(SoC)制造商能够针对诸如汽车、移动设备、智能视频监控和物联网边缘设备等一系列嵌入式市场去优化计算能力和性能。 单个Series3NX内核的性能可从0.6到10万亿次操作/秒(TOPS),同时其多核实现可扩展到160TOPS以上。得益于包括无损权重
发表于 2018-12-05

Imagination推出 PowerVR Series3NX

 Imagination Technologies宣布推出其面向人工智能(AI)应用的最新神经网络加速器(NNA)架构PowerVR Series3NX。基于屡获殊荣的前代产品,新版Series3NX提供了无与伦比的可扩展性,使系统级芯片(SoC)制造商能够针对诸如汽车、移动设备、智能视频监控和物联网边缘设备等一系列嵌入式市场去优化计算能力和性能。单个Series3NX内核的性能可从0.6到10万亿次操作/秒(TOPS),同时其多核实现可扩展到160TOPS以上。得益于包括无损权重压缩等架构性增强,Series3NX架构的性能可在相同的芯片面积上较上一代产品提升40%,使SoC制造商可在性能效率方面提高近60
发表于 2018-12-04

Xilinx的Alveo™ 数据中心加速器卡产品又添新成员

自适应和智能计算的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出近期刚面市的 Alveo™ 数据中心加速器卡产品组合的最新成员 Alveo U280。Alveo U280 卡将提供全新功能,包括支持高带宽存储器 (HBM2) 和最前沿的高性能服务器互联功能。此外,赛灵思同时还宣布戴尔 EMC 成为首家获得Alveo U200 加速器卡的服务器厂商。通过提供Alveo U200 加速器卡,戴尔 EMC将支持客户通过选定的戴尔 EMC PowerEdge 服务器加速各种关键 HPC 工作负载和其他工作负载。Alveo 是一类功能强大的加速器卡产品组合,旨在大幅提升从云端到本地数据中心使用
发表于 2018-11-14
Xilinx的Alveo™ 数据中心加速器卡产品又添新成员

Intel积极拓展边缘运算版图,发布全新视觉加速器方案

英特尔(Intel)积极拓展边缘运算版图,于近日发布全新视觉加速器设计产品(Intel Vision Accelerator Design Products),强化边缘装置人工智能(AI)推论与分析能力。此一解决方案包含Intel Movidius视觉处理器与Intel Arria 10 FPGA,皆以OpenVINO软件工具套件为基础,提供开发者在多种Intel产品中使用进阶的神经网路效能,在物联网装置中运行更具成本效益的即时影像分析和智能化功能。为了降低云端运算工作负载,实现更多创新应用,边缘运算需求与日具增,应用开发商纷纷与半导体业者皆积极将深度学习或机器学习导入前端设备,希望使前端装置也有人工智能的能力,而这过程中也有许多
发表于 2018-10-24
Intel积极拓展边缘运算版图,发布全新视觉加速器方案

赛灵思推出高速度数据中心和Alveo加速器卡

2018年10月16日,中国北京 — 赛灵思开发者大会 (XDF) —自适应和智能计算的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ: XLNX))今天推出了功能强大的加速器卡——Alveo,用来大幅提升云端和本地数据中心中业界标准服务器的性能。利用 Alveo,客户在运行实时机器学习推断以及视频处理、基因组学、数据分析等关键的数据中心应用时,有望以较低时延实现突破性的性能提升。Alveo™ U200 和 Alveo U250 由 Xilinx® UltraScale+™ FPGA 提供强劲动力,现已开始接受量产订单
发表于 2018-10-20
赛灵思推出高速度数据中心和Alveo加速器卡

赛灵思转型新举措,推出Versal ACAP与Alveo加速器卡

一个道理:如果想把事情做到更好,必须要学会转型同时还要为之付出不懈的努力。  赛灵思总裁兼首席执行官 Victor Peng 本次大会上Victor Peng宣布推出 业界首款自适应计算加速平台 Versal与功能强大的加速器卡Alveo。两款新产品也将成为赛灵思战略转型的重大举措。 一、业界首款ACAP——Versal 首先先来说说什么是ACAP?为应对标量处理单元(例如 CPU)、矢量处理单元(例如 DSP、GPU)与可编程逻辑(例如 FPGA)存在的一些不足,赛灵思推出了自适应计算加速平台 ——ACAP。ACAP 结合了新一代标量引擎、自适应引擎和智能引擎
发表于 2018-10-20
赛灵思转型新举措,推出Versal ACAP与Alveo加速器卡

小广播

何立民专栏

单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2018 EEWORLD.com.cn, Inc. All rights reserved
pt type="text/javascript" src="//v3.jiathis.com/code/jia.js?uid=2113614" charset="utf-8">