UltraSoC推出ARM AMBA 5一致性架构的调试和分析方案

2017-08-22 18:30:02编辑:冀凯 关键字:UltraSoC  ARM  AMBA

嵌入式分析技术开发商UltraSoC日前宣布:全面推出用于ARM最近发布的AMBA 5 Coherent Hub Interface (CHI) Issue B规范的整套调试和监测知识产权(IP)产品。CHI Issue B是ARM最先进的总线规范,支持复杂的系统级芯片(SoC)设计,UltraSoC提供的监测与调试产品是唯一能够满足使用CHI Issue B规范的设计人员需求的产品。


作为一种半导体IP产品,UltraSoC的监测与调试解决方案可为基于CHI Issue B规范的下一代一致性缓存SoC设计提供可靠的测试并帮助解决问题,从而使客户能够受益于CHI Issue B规范的增强功能,增强其安全性、数据吞吐量和延迟。处理一致性问题对于复杂系统的设计人员正变得越来越重要,因而UltraSoC被选为今年ARM TechCon大会上该话题的发言人,该项活动将于2017年10月24-26日在Santa Clara会议中心举行。


通过为CHI Issue B提供支持,UltraSoC延续了提供功能丰富的系统级监测与调试解决方案这一路线,其解决方案的性能远远超过诸如ARM的CoreSight等供应商特有系统。设计人员能够采用UltraSoC的产品来作为一种“全面覆盖”,从而可以获得其传统调试系统没有提供的功能,或者能够选用UltraSoC来完全代替这些系统。这种整体性的调试方式在多核设计中尤其大有裨益,因为UltraSoC提供了对所有常见的不同CPU架构的支持,并支持诸如RISC-V这样的开源处理器平台。


 “CHI是一种越来越重要的协议,可为SoC的片上内联网络提供关键性能;但是它也是一种在设计中极具挑战性的标准,特别是在推出Issue B这一新版本后。”UltraSoC首席技术官GadgePanesar表示。“简单的统计数字性能是有用的,但是还远远不够;这就需要像UltraSoC这样专注于监测与调试的团队,为此推出一种解决方案来提供支持。这是ARM生态体系能够提供的巨大能量,即客户可以通过选择UltraSoC这样的第三方解决方案提供商,利用其专业能力来帮助设计人员快速而便捷地立即解决诸如一致性设计这样的问题。”


现代的SoC,特别是那些应用于高度复杂的数据中心、企业级IT系统或者汽车应用中的芯片,依赖于完美无瑕的、高效的、带有片上网络汇集中心的内部互联技术。AMBA 5 CHI规范的开发理念,就是为了确保这种内部互联不会因流量和系统复杂度提升而成为一种瓶颈。设计人员能够根据功耗、性能和芯片面积要求,来选择如何实现CHI。但是在这些SoC设计与系统选择中,往往存在可能影响系统性能的各种潜在问题,例如与缓存一致性相关的流量问题等等。通过使用UltraSoC针对CHI Issue B开发的监测IP,这些复杂SoC的设计人员能够快速检查性能,同时诊断和预测这类问题。


CHI Issue B规范集成了一系列可直接用于改善延迟和吞吐量的重大更新,其中两项最重大的提升分别是远原子操作和缓存隐藏。远原子操作支持内部互联实现对共享数据的高频率更新;缓存隐藏是为了实现低延迟通道,而支持加速器或者输入输出器件在一个CPU缓存中隐藏关键数据。如希望了解更多全新AMBA 5 CHI Issue B规范、原子操作和缓存隐藏等方面的信息,以及了解诸如直接数据传输等其他性能提升,请访问ARM公司的博客。


UltraSoC在去年就发布了针对早先的(Issue A)AMBA 5 CHI NoC规范的业界首款监测与调试IP产品,为片上内部互联扩展了其协议感知监测器产品系列,并可同时支持NoC联网网络的调试与微调。自那时起,UltraSoC与多家领先的客户密切合作,开发出了可以用于验证协议客制化实现方式的CHI Issue B解决方案,以加速芯片设计的整体集成,并可调节NoC来将总线的开销降到最低。

关键字:UltraSoC  ARM  AMBA

来源: EEWORLD 引用地址:http://www.eeworld.com.cn/qrs/article_2017082237379.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:英特尔披露新一代处理器Ice Lake,10nm+工艺
下一篇:专访寒武纪CEO陈天石:AI芯片是中国主导世界AI产业的机会

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

华兴万邦:RISC-V能否继红五月后再度掀起热浪?

决方案开始在市场中不断涌现。而RISC-V社群在第55届DAC大会上的表现将会再次引起行业的高度关注,此次RISC-V基金会将与其成员公司 Imperas Software、Microsemi、SiFive、Syntacore, UltraSoC及Western Digital 在2638号展位上向芯片设计行业介绍其最新的技术与生态建设进展。北京华兴万邦管理咨询有限公司首席分析师刘朝晖表示:“RISC-V生态在第55届DAC定会引起广泛的关注,这是因为RISC-V开源硬件的价值已经不再仅仅是节省NRE和授权费用了,一些领先的芯片设计公司开始利用RISC-V ISA指令架构定义和实现自己的芯片特性,已在市场中形成独有的差异化优势。这是
发表于 2018-06-22 17:51:40
华兴万邦:RISC-V能否继红五月后再度掀起热浪?

UltraSoC嵌入式分析技术与Imperas虚拟平台联手助力多核开发

和仿真中的多核处理器设计提供先进的调试环境UltraSoC和Imperas今日宣布:双方将达成一项广泛的合作,为多核系统级芯片(SoC)开发人员提供结合了嵌入式分析技术和虚拟平台技术的强大组合。根据协议条款,UltraSoC将把Imperas开发环境的关键元素纳入其提供的工具中,从而为设计人员提供一个统一的系统级预处理和后处理芯片开发流程,显著地缩减了产品开发时间和整体开发成本。通过结合半导体知识产权(IP)和相关软件,UltraSoC提供行业领先的独立片上监测、分析和调试技术。Imperas首创的虚拟平台方法使得软件开发人员能尽早启动SoC项目的相关开发工作,并提供一系列调试工具为开发人员提供系统全局视角。将两家公司提供的技术
发表于 2018-06-22 13:57:02
UltraSoC嵌入式分析技术与Imperas虚拟平台联手助力多核开发

UltraSoC获晶心科技选用于RISC-V开发的追踪及调试

UltraSoC日前宣布:亚洲领先且成熟的中央处理器半导体知识产权(CPU IP)供应商晶心科技(Andes Technology)已采用UltraSoC先进的嵌入式分析技术,来支持其AndesCore系列RISC-V处理器。晶心科技将利用UltraSoC包括业界唯一商用RISC-V处理器追踪解决方案在内的独一无二的IP产品系列,来实现其复杂应用嵌入式产品的开发加速和调试增强,这些应用包括人工智能(AI)、计算机视觉、网络控制器和存储等。两家公司将携手在即将举行的RISC-V大会(RISC-V Workshop,将于5月7-10日在西班牙的加泰罗尼亚理工大学举办)上,展出一套完整的RISC-V开发、调试和追踪设计流程
发表于 2018-05-03 12:01:25

UltraSoC 和 Lauterbach 就RISC-V展开合作

英国剑桥和德国Hoehenkirchen-Siegertsbrunn - 2018年2月 —日前,UltraSoC和Lauterbach宣布扩展其协同提供的通用系统级芯片(SoC)开发和调试环境,将增加对RISC-V开源处理器架构提供的支持。将RISC-V纳入到产品组合中承续了两家公司的承诺,即致力于支持业界所用的所有主要处理器架构,并为采用了多家供应商的不同CPU的异构系统设计人员提供最佳的开发工具。UltraSoC最近成为了第一家宣布对RISC-V架构处理器提供跟踪解决方案的公司。将其与Lauterbach的 TRACE32套件结合起来,可以让RISC-V开发人员获得强大的调试、跟踪和逻辑分析工具,以加快开发速度并创造出整体
发表于 2018-03-13 20:50:54

UltraSoC 和 Lauterbach 就RISC-V展开的合作进一步扩展

日前,UltraSoC和Lauterbach宣布扩展其协同提供的通用系统级芯片(SoC)开发和调试环境,将增加对RISC-V开源处理器架构提供的支持。将RISC-V纳入到产品组合中承续了两家公司的承诺,即致力于支持业界所用的所有主要处理器架构,并为采用了多家供应商的不同CPU的异构系统设计人员提供最佳的开发工具。UltraSoC最近成为了第一家宣布对RISC-V架构处理器提供跟踪解决方案的公司。将其与Lauterbach的 TRACE32套件结合起来,可以让RISC-V开发人员获得强大的调试、跟踪和逻辑分析工具,以加快开发速度并创造出整体质量更佳的成果。“各种异构架构的应用正在快速增长,而RISC-V的兴起则表明设计师
发表于 2018-03-05 22:31:06

UltraSoC 和 Lauterbach 就RISC-V展开的合作

日前,UltraSoC和Lauterbach宣布扩展其协同提供的通用系统级芯片(SoC)开发和调试环境,将增加对RISC-V开源处理器架构提供的支持。将RISC-V纳入到产品组合中承续了两家公司的承诺,即致力于支持业界所用的所有主要处理器架构,并为采用了多家供应商的不同CPU的异构系统设计人员提供最佳的开发工具。UltraSoC最近成为了第一家宣布对RISC-V架构处理器提供跟踪解决方案的公司。将其与Lauterbach的 TRACE32套件结合起来,可以让RISC-V开发人员获得强大的调试、跟踪和逻辑分析工具,以加快开发速度并创造出整体质量更佳的成果。“各种异构架构的应用正在快速增长,而RISC-V的兴起则表明设计师
发表于 2018-02-28 10:38:05

小广播

何立民专栏

单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2018 EEWORLD.com.cn, Inc. All rights reserved
ע39ַ ͼag콢 lolͶעʲô agֳ Űע ggٷ ɳַ ɳ Ű 7777 վٷվ GNSǮ Ԫƴ Ѷ1.5ֲ mgϷˮʱ ȫƶ Ѷ չ˾ Ȥζ ag Ǯ bbinհײ˴ȫ bbinϷͲʽ gnsվ 940 ճ淶 羺 ƱϷԪ ע mgЩ