FPGA、DSP、ASIC:小钟摆、大统一

2008-05-27 14:08:55来源: 电子工程世界 吕海英

  ASIC、DSPFPGA三者有各自的技术特点:一般来说,ASIC是专用的、性能最好、适合大批量生产,但是ASIC不灵活,一旦做好产品,想改动是不太可能。DSP、FPGA都非常灵活,DSP属于软件可编程,FPGA属于硬件编程

  客户会根据自己的需求,结合三者的特点来选择。有的客户可能重视成本、有的可能只考虑性能。

  这三者也在不断变化来提升自己,使自己处于不败之地。而这个过程中,三者彼此会户借鉴、相互吸收。比如DSP会吸收FPGA、ASIC的优点,若把DSP看作软核,FPGA就是硬件加速器。目前市场上已经有一些结合ASIC的固化特点的DSP,如为满足工业需求专门产生PWM波的DSP。其实DSP中的乘法器相当于一个ASIC。FPGA也会结合DSP、ASIC的优势,这三者之间其实是螺旋式上升,彼此间的相互学习和吸收,将会出现ASIC不再是原来的ASIC,而是具有更强功能的ASIC,将更加适应市场的需求。

  其实这种表象就意味着已经进入许氏循环理论中的第六波段,第六波段的特征是软件可编程,硬件可编程,第三个特点就是具有多核。三者的不断进化,都将会统一在一起,统一在第六波段。

  而由于这种自身技术的升华,使三者的应用领域出现混合的趋势,但仍然会出现各自都寻找更适合自己的细分市场。同时在整个发展中,会出现小范围的钟摆,即某个领域的某个阶段,三者中的某一个将占有优势,在另外一个领域的某个时段,可能是另外一个产品。

  目前,这三者发展特征,表明第六波段的现象特征已经出现,而且将成为未来一段时间的主流。

关键字:硬件  加速器  乘法器  螺旋式  编程  循环

编辑:吕海英 引用地址:http://www.eeworld.com.cn/news/market/200805/article_21243.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
硬件
加速器
乘法器
螺旋式
编程
循环

小广播

独家专题更多

TI车载信息娱乐系统的音视频解决方案
TI车载信息娱乐系统的音视频解决方案
汇总了TI汽车信息娱乐系统方案、优质音频解决方案、汽车娱乐系统和仪表盘参考设计相关的文档、视频等资源
迎接创新的黄金时代 无创想,不奇迹
迎接创新的黄金时代 无创想,不奇迹
​TE工程师帮助将不可能变成可能,通过技术突破,使世界更加清洁、安全和美好。
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved