迎合Interlaken标准,Tundra推出最新IP内核

2007-02-02 08:41:04来源: 电子工程专辑

Tundra Semiconductor公司的芯片逻辑工程部(SLE, Silicon Logic Engineering Division)为新的可缩放Interlaken标准推出知识产权内核。这种可发放许可的IP能够在ASICFPGA中使用。由于Altera公司针对Interlaken接口发布了Stratix II GX FPGA,FPGA市场尤其重要。Cortina Systems公司和思科公司开发了这项标准。

尽管串行连接(serial link)目前具有40-Gbit/s的能力,SLE的IP内核的范围可从10 Gbits/s到超过60 Gbits/s。SLE计划将来的版本达到120 Gbits/s。串行器/解串器块每波道(per lane)的范围为3.125到6.375 Gbits/s,SLE计划推出从1到24串行器/解串器波道的内核。这种内核需要独立的串行器/解串器接口,而许多半导体供应商已经提供片上串行器/解串器块。

关键字:ASIC  FPGA  串行

编辑: 引用地址:http://www.eeworld.com.cn/news/fpgaandcpld/200702/8131.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
ASIC
FPGA
串行

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved