宏力采用Virtuoso 6.1 PDK开发系统

2008-10-28 10:27:56来源: 电子工程世界

      全球电子设计创新领先企业Cadence设计系统公司 (纳斯达克: CDNS)今天宣布,中国领先的面向量产型消费电子应用的模拟与混合信号半导体产品晶圆厂——宏力半导体制造有限公司(Grace Semiconductor Manufacturing Corporation),已经采用Cadence® Virtuoso® 6.1技术,用于开发与测试工艺设计工具包(PDK)。Cadence Virtuoso 6.1“PDK自动化系统”简称为PAS,它有助于PDK的高效创建;而“PDK测试系统”简称STEP,有助于PDK的质量保证。使用PAS和STEP,宏力半导体已经开发并验证了它的0.18微米混合信号,RF PDK,目前已经面向其全球客户推出。

      “我们的全新0.18微米混合信号,RF PDK让我们在亚洲、欧洲和北美的客户能够为计算机、无线与通信领域设计创新产品,然后在宏力半导体制造,”宏力技术开发部执行副总裁Thomas Neyer博士说,“通过与Cadence合作,并使用Virtuoso 6.1中的PAS和STEP技术,我们已经提高了在提供高质量PDK方面的领先地位,支持定制的模拟、混合信号与RF流程。”

      PAS与STEP技术用于创建与测试PDK,对应Cadence Virtuoso定制IC设计平台,包括IC 6.1版Virtuoso与“模拟混合信号方法学锦囊”。PAS包含一个独特的图形技术编辑器、验证运行设置生成器、PCell生成器与DFII库生成器。这种独特技术大幅减少了PDK开发时间与维护成本,它可以在同一文档中获取并维护PDK相关数据,并从单一的来源中生成设计规则、PCell与DFII库。

      “由于混合信号设计越来越复杂,高质量PDK对于提高设计师效率、降低风险与缩短上市时间至关重要。我们很高兴地看到,通过我们的努力合作,宏力已经走上了快速PDK开发的道路,”Cadence亚太总裁、全球副总裁居龙先生(Lung Chu)说,“我们的共同客户将会从高质量、功能全面的PDK中获益,宏力现在已经可以实现更低的总成本。”

关键字:Cadence  宏力  virtuoso  PDK

编辑:冀凯 引用地址:http://www.eeworld.com.cn/news/eda/200810/article_22703.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
Cadence
宏力
virtuoso
PDK

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved