ISSCC上电路设计守则

2008-02-10 16:36:34来源: 电子工程世界 汤宏琳 编译

  一如既往,2008年的ISSCC拥有丰富的论文、讲座、小组讨论和辅导会议。重点包括ARM对于工艺尺寸功耗的视角和Palm PDA发明者关于类似于人脑的电脑的想法。

  一年一度在旧金山举行的ISSCC(国际晶体管电路讨论会)像往常一样拥有丰富的论文、讲座、小组讨论和辅导会议。在2月4日的全体会议上,ARM公司Mike Muller描述了设计者在工艺尺寸降到45nm、32nm甚至更低时所面临的挑战。

  Muller预言,在未来五年,移动产品将需要25GOPS/秒来处理高达100 Mb/s的数据带宽。到那时电池容量预计只增加42%。低功耗设计中,工艺尺寸对每个操作的能源消耗仅仅产生44%的改进。更精细的几何尺寸不一定会带来更小、更便宜 、更快以及更低功耗的设计,所以Muller 认为低功耗工艺正在向着不同于G(仅仅由性能需求驱动的通用)工艺节点的曲线发展。

  所有的这些都需要智能系统设计。泄漏已经是其中一个严重问题,对SRAM的影响甚至超过逻辑。一个异构系统核心的自适应关机需要随着时间处理负荷的知识和操作系统的合作。状态存储和恢复可能比睡眠模式保存需要消耗更多能量。动态电压调节已经取得了巨大成功,但是一般使用最差情况的参数从而有很大的改进空间。相反,Muller建议使用动态保护和电路时序错误校正,展示了如何为手机显著节约功耗的方法。所有这些的关键是不同的专家结合他们的技其所长以应对未来的功耗需求,其中包括系统设计者、软件架构师、编码器、模拟和数字设计者以及DSP领域的专家。

  Numenta(Palm PDA的发明者)的Jeff Hawkins利用分层表示使得电脑能够像人类一样工作,如模式识别。Numenta的工作关键看起来似乎是概念层次临时记忆,这可以追溯到人类大脑皮层功能的方式。Hawkins称其公司已经为探索和部署基于分层临时记忆的系统建立了一个软件平台。它将免费提供给研究人员用于一系列的问题。

关键字:移动  带宽  驱动  几何  尺寸  工艺  时序  校正

编辑:汤宏琳 引用地址:http://www.eeworld.com.cn/news/eda/200802/article_17795.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
移动
带宽
驱动
几何
尺寸
工艺
时序
校正

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved