瑞萨科技利用新的低成本45纳米及以上工艺制造技术改进晶体管性能

2007-06-28 14:51:47来源: 电子工程世界

重新设计的P型晶体管采用两层金属极,N型晶体管采用多晶硅栅极,以实现全球顶级水平的驱动性能

2007年6月15日,瑞萨科技(Renesas Technology Corp.)宣布,开发出一种具有45 nm(纳米)及以上工艺的微处理器和SoC(系统级芯片)器件、低成本制造能力的超高性能晶体管技术。新技术利用瑞萨开发的专有混合结构(在2006年12月以前发布的一种先进技术)改善了CMIS(注1)晶体管的性能。瑞萨已经在2007年6月12日于日本京都举行的2007年超大规模集成电路技术专题研讨会(2007 Symposium on VLSI Technology)上阐述了这一新的、增强的混合结构,并演示了测试数据。

像以前的技术一样,新的半导体制造技术有一个采用氮化钛(TiN)金属栅极的P型晶体管,以及一个采用传统多晶硅栅极的N型晶体管。不过,新的P型晶体管采用两层栅极结构,而不是单层栅极,以更有效地控制门限电压(注2)。而且,新型混合结构利用应变硅制造技术来提升驱动电流能力。与以前的瑞萨混合结构相比,这些创新产品的性能大约提高了20%。重要的是,新型结构可以实现低成本制造,因为它不需要对目前的制造工艺进行重大改变。

一个包含40 nm栅极长度晶体管的实验芯片已经制造完成。对这个芯片的测试数据证实了其全球顶级水平的驱动性能:在1.2 V电源电压条件下,N型晶体管为1,068μA/μm,P型晶体管为555μA/μm。

降低门限电压同时增加驱动电流能力

新开发的芯片制造技术的第一个元件是新型P型晶体管栅极结构,它包括两层氮化钛层。高介电系数层分别是CVD-TiN层和PVD-TiN层,多晶硅根据这个顺序堆积在一个硅衬底上。PVD-TiN层要比CVD-TiN层致密,因此可以抑制硅从多晶硅电极扩散进入CVD-TiN层,从而防止增加门限电压的特性变化。更重要的是,实际上两个TiN层可降低晶体管的门限电压大约100 mV,达到满足低漏电器件的水平。

新开发技术的其他应用是已经在先进半导体器件中广泛采用的应变硅技术。该技术可以用于瑞萨混合结构,因为真正结构的CMIS晶体管制造工艺非常类似于传统的CMOS工艺晶体管。这种应变硅技术可改善双向驱动性能。它可以使通道部分变形,通过电流形成一条路径。它还可以扩展或缩小硅晶格间距,使电子和空穴更容易移动。

注释:
1. CMIS:互补金属绝缘体半导体
2.门限电压:晶体管导通或关断的边线电压。

*本文提及的其他产品、公司和商标名称均为其各自所有者拥有。

关键字:氮化钛  多晶硅  门限

编辑: 引用地址:http://www.eeworld.com.cn/news/eda/200706/14429.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
氮化钛
多晶硅
门限

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved