台积电建置DFM支持环境,简化65纳米设计

2006-05-18 09:53:53来源: 电子工程专辑

台积电(TSMC)日前宣布将以芯片可制造性设计(Design for Manufacturing,DFM)为主轴,重新整合设计支持产业生态环境(Design Support Ecosystem),以协助芯片设计人员简化65纳米芯片设计与成功率。该公司将透过此一生态环境,提供工艺相关的统一格式(DFM Unified Format,DUF)数据,芯片设计人员并可透过该公司提供的EDA工具取得这些数据,自行在内部工作站进行DFM分析。

台积电所开发的DUF格式,包含微影制程检查(Lithography Process Check)、化学机械研磨分析(Chemical Mechanical Polishing Analysis)以及关键区域分析(Critical Area Analysis)等DFM工具项目。该公司期望藉此增加芯片设计人员使用DFM工具的便利性,并进一步提高进行DFM分析的作业及管理效率。芯片设计人员可以下载经过加密并以DUF格式编写的台积电DFM数据套件(DFM Data Kit,DDK),并直接在各自的公司内部工作站,使用通过台积电验证的DFM工具进行DFM分析,并产生一致的分析结果。

而该设计生态环境是台积电与设计相关合作伙伴,经过一年的密切合作所建置完成,主要目标即是为缩短65纳米工艺产品的设计时程。台积电与包括Anchor Semiconductor、Cadence、Clear Shape Technologies、Magma、Mentor Graphics、Ponte Solutions、Predictions Software以及Synopsys等EDA厂商合作进行其DFM工具验证,确保这些工具产生的DFM数据仿真分析结果与该公司的结果一致;工具模拟分析的效能(Run-time performance)以及简便的操作接口(User friendliness)也是通过验证的重要指标。

关键字:可制造  生态  EDA

编辑: 引用地址:http://www.eeworld.com.cn/news/eda/200605/3926.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
可制造
生态
EDA

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved