Esterel工具包添加多时钟和时钟分块控制功能

2006-02-02 16:48:42来源: 互联网

法国EDA初创公司Esterel Technologies日前发布了其面向复杂IP模块和硬件/软件交易器规范、设计和验证的工具包升级版。

Esterel表示,Esterel Studio 5.3版包含设计多时钟(multi-clocking)和功率优化电路并生成SystemC的关键特性。5.3版增添了新的语言陈述,以行为方式在微结构和功能级指定多时钟和时钟分块控制(clock gating),新语言原始模型独立于任何执行目标。

在软件仿真方面,Esterel-to-SystemC代码生成器得到升级,保证了Esterel设计的软硬件处理器(transactor)可被无缝集成到所有软件原型和硬件加速环境内,据该公司称。处理器能按SystemC或者以相同行为的硬件方式生成。5.3版使所有SystemC和多时钟RTL输出可用,并提供在实际设计和虚拟原型内选择硬件和软件界限的较大的灵活性。

Esterel Studio 5.3版本包含一个编辑器、仿真器和形式验证功能。SystemC和C代码生成器允许连接到系统级虚拟原型环境,而VHDL和Verilog代码生成器自动将IP参考规格转化为产品质量执行。

Esterel表示,5.3版本还改进了人体工程学,通过众多与仿真、测试平台处理、形式验证、连续等效(sequential equivalence)校验和自动算法断言检查(automatic arithmetic assertion)相关的功能扩展提高了生产率。

Esterel 5.3版本提供LAN和WAN配置,一年期许可费起价5万美元。

关键字:EDA  工具  设计  仿真

编辑: 引用地址:http://www.eeworld.com.cn/news/eda/200602/196.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
EDA
工具
设计
仿真

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved