AMD:加速计算可提高多内核CPU处理应用性能

2007-02-02 08:48:29来源: 赛迪网
2月2日消息,虽然软件仍是使用8个以上内核处理器的最大障碍,但是AMD研究员和首席平台设计师Steve Polzin本星期在DesignCon设计会议和博览会上表示,架构是确定向一个架构中增加内核的关键因素。

据edn.com网站报道,Polzin解释说,在AMD单内核Opteron处理器的情况下,AMD在把Opteron处理器制作成双内核处理器的时候没有遇到任何问题,因为其架构为双内核留下了一个空的插座。

Polzin在面对面的讨论中对Electronic News(电子新闻)说,这个称作“Direct Connect”的基本架构允许我们迅速从单内核Opteron处理器过渡到性能提高一倍的双内核Opteron处理器。

特别是内存带宽、输入/输出带宽和缓存水平从一开始就全部考虑进去了。这样就提高了性能,而其它的努力只能使性能提高大约1.5倍。

这一举措标志着AMD老式的x86架构的一个突破,向包含HyperTransport连线技术的64位计算转变,并且允许规模可以调整的高带宽和低延迟,同时采用4个内存控制器来提高内存的容量和带宽。

Polzin还提醒人们注意与四内核处理器性能和系统平衡有关的问题。他说,设计处理器高效率的可升级性是很关键的。

Polzin指出,加速计算是从x86处理器开始的,然后在卡上增加了一个加速器。AMD预测,这个领域的集成将在封装级上开始,向一个完全集成的处理器发展。

他指出,Torrenza Stream Computing(流计算)处理器是AMD在这个领域的第一次努力。这种处理器现在正在推出。这种处理器在图形处理器上进行通用计算,使图形处理器的浮点运算速度比中央处理器的速度还快。Polzin解释说,图形处理器架构的变化实现了这个性能。

关键字:带宽  缓存  内存  延迟

编辑: 引用地址:http://www.eeworld.com.cn/news/control/200702/8132.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
带宽
缓存
内存
延迟

小广播

独家专题更多

TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved