Xilinx推出加速SFI-5硬件验证方案

2008-03-20 10:28:24来源: 电子工程世界

全球可编程逻辑解决方案领导厂商赛灵思公司宣布推出用于光学互连论坛(OIF SERDES成帧器第5级接口(SFI-5)标准的免费硬件验证参考设计和第三方IPSFI-5接口用于光学传输设备和网络处理系统之间的通信。基于赛灵思65nm Virtex(TM)-5 LX330T FPGA,这一参考设计可加快需要40Gbps载荷速率的有线网络系统的开发,能够为光学交叉连接、光纤光学端接和转发器、40G复用器以及测试设备等系统中使用OC768/STM256OTN OTU-3 等传输接口的应用提供支持。

 

该参考设计已经在赛灵思ML525评估平台上完成了硬件验证,并且建立了信号失真、温度、工艺和电压波动等方面的参数,从而可以保证接口是可靠的,完全符合OIF SFI-5标准。采用业界功耗最低的收发器(每对发射器/接收器功耗均小于100mW),这一基于Virtex-5 LXT FPGA的参考设计采用了17个收发器,其中16个用于数据传输,另一个用于校准。

 

网络设备正在快速走向40G载荷速率,其中SFI-5为光学收发器提供了芯片至芯片接口。赛灵思公司平台解决方案高级营销经理Anil Telikepalli说,对于实现SFI-5物理层以及前向纠错和成帧器等附加逻辑模块来说,Virtex-5 LXT FPGA平台非常理想。经硬件验证的SFI-5参考设计充分利用了业界内置低功耗收发器并唯一进行量产的65nm FPGA器件,在接收器端提供了更富裕的去失真余量,能够在变化的系统情况下持续工作。

 

赛灵思联盟计划合作伙伴Avalon Microelectronics40Gbps 提供的IP产品可为有线网络设计人员的40G系统设计提供更多基于Virtex-5 LXT FPGA的解决方案。这些40Gbps 应用IP产品包括符合SxI-5SFI-5 物理层内核、40G SONET-768/SDH-256内核(支持POS)以及43G OTU-3(支持 G.709 FEC 或其它增强FEC)。

 

 

 

 

关键字:可编程逻辑  光学传输  网络处理  收发器

编辑:吕海英 引用地址:http://www.eeworld.com.cn/newproducts/network/200803/article_17664.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
可编程逻辑
光学传输
网络处理
收发器

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved