Cadence推出业内第一套完整的定制IC仿真和验证方案

2007-05-16 10:53:56来源: 电子工程世界

Virtuoso 多模仿真解决方案能够实现跨越模拟射频、定制数字、存储器和混合信号等领域的快速精准验证

【加州圣荷塞,2007年5月15日】-全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS),今日发布了Cadence Virtuoso Multi-Mode Simulation (MMSIM 6.2版)。这是电子设计工业内首个端到端的定制IC模拟与验证解决方案,使用通用、全集成的网表和模型数据库来仿真射频、模拟、存储器和混合信号设计及设计模块。这款突破性产品能够让设计者在仿真引擎间自由切换,而不会产生任何兼容或解释问题,从而提高了一致性、精确性和设计覆盖面,同时缩短了时间周期并降低了风险。整体效果是该产品降低了采用、支持和拥有成本,并加快了产品上市时间。

Virtuoso MMSIM 6.2 与新版Virtuoso定制设计环境紧密集成,能实现完整的“设计到验证(Design-to-Verification)”方法学。另外,Virtuoso MMSIM 还提供了创新的并可有效节约成本的令牌式许可模型 (Token-based Licensing Model),使设计者能够最优化地使用各种仿真技术。比起以往使用不同供应商的多种仿真技术,这种模型大大降低了采用和支持成本。

“IBM Global Engineering Solutions部门每天会进行广泛的设计,从高端的代工厂器件到存储器、串并转换电路、I/O、核心及微处理器。我们经常使用Virtuoso Spectre Circuit Simulator、Virtuoso Spectre XL进行RF设计,使用Virtuoso UltraSim和Virtuoso AMS Designer 仿真器进行电路仿真、射频分析、及全芯片混合信号验证,”IBM硅片解决方案工程和IP拓展部总监Mark Merrill表示,“Cadence基于通用的技术和基础架构的Multi-Mode Simulation技术,向我们的设计师提供了可靠的验证解决方案,提高了生产力并减少了支持成本。”

“美国国家半导体利用了完整的Cadence Virtuoso Multi-Mode Simulation 组件,因此我们看到了拥有集成、易于选择仿真模型的直接好处,”美国国家半导体高级CAD经理Bill Meier表示,“该解决方案在功耗管理、数据转换器及通讯接口等前沿模拟产品的整个设计周期中实现了彻底的验证。”

“具开创性的Cadence Virtuoso Multi-Mode Simulation 能在整个设计周期、在不同的设计团队甚至不同的器件类型间实现验证。” Cadence公司负责Virtuoso及Allegro平台营销的全球副总裁Charlie Giorgetti表示,“客户要求从前至后的解决方案以便进行高级设计。Virtuoso Multi-Mode Simulation在与新的Virtuoso定制设计环境紧密集成的同时,能解决不同设计领域所有类型的定制IC设计的验证挑战,从而实现了完整的从设计到验证方法学。”

Virtuoso Multi-Mode Simulation产品支持设计锦囊

新版Virtuoso Multi-Mode Simulation 产品支持最近发布的Cadence AMS设计方法学锦囊、RF设计方法学锦囊及低功耗设计方法学锦囊。这三个锦囊均提供了先进的方法学和最佳实践,它们均使用Cadence Virtuoso Multi-Mode Simulation 产品进行验证。

Virtuoso MMSIM 6.2中的新特性——分层次的增强

Virtuoso MMSIM 6.2提供了整体、集成化的仿真解决方案和共享的许可模型,可更好地满足各种用户需求。该解决方案包括Virtuoso Spectre Circuit Simulator、Virtuoso UltraSim Full Chip Simulator和Virtuoso AMS Designer。这些仿真器都包含分层次的配置,针对不同的设计复杂性均有针对性的增强。所有这些都紧密集成在Virtuoso平台模拟设计环境中。

Cadence Virtuoso Spectre Circuit Simulator L

 快速、精确的SPICE级仿真;经优化的引擎可提供3倍于传统SPICE工具的性能改进
 增强的Monte Carlo分析可减少仿真量低至原来的1/10

Cadence Virtuoso Spectre Circuit Simulator XL

 集成的模拟、射频和高速IC仿真能力
 针对高动态范围、弱非线性RF电路进行快速、精确的仿真,具有增强的频域多速谐波平衡引擎
 已获专利的时域shooting 算法,针对强非线性电路进行优化
 针对模拟噪声分析及锁相环路中抖动分析的新流程。这些噪声和抖动是许多混合信号SoC设计芯片重启(re-spin)的根源

Virtuoso UltraSim全芯片模拟器L

 针对模拟、混合信号、RF、存储及SoC设计模块和全芯片级版图前和版图后验证,提供的快速、高容量、SPICE精确的晶体管级仿真

Virtuoso UltraSim全芯片模拟器XL

 提供高性能数字解算器,以高达10倍的更佳性能快速验证百万量级晶体管定制数字设计
 易于使用的针对电子迁移和阻流降(IR Drop)分析的流程,支持对存储器和大型模拟/混合信号设计进行的电气验证

Virtuoso AMS Designer

 混合信号仿真,能在需要时方便地访问Virtuoso Spectre L、Virtuoso Spectre XL、Virtuoso UltraSim L及Virtuoso UltraSim XL
 增强的混合信号RF,与Virtuoso Spectre XL相集成
 当与Virtuoso UltraSim XL配合使用进行SoC验证时,能提供显著的性能提升

关于Cadence

Cadence公司(Nasdaq股票代码:CDNS)成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、设计方法和服务,来设计和验证用于消费电子产品、网络和通讯设备以及计算机系统中的尖端半导体器件、印刷电路板和电子系统。Cadence 2006年全球公司收入约15亿美元,现拥有员工约5200名,公司总部位于美国加州圣荷塞市,公司在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。

关于公司、产品及服务的更多信息,敬请浏览公司网站 www.cadence.com

关键字:模拟  射频  存储  周期

编辑: 引用地址:http://www.eeworld.com.cn/newproducts/eda/200705/13582.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
模拟
射频
存储
周期

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved