CADENCE数字IC设计平台助创意电子完成台湾首个65纳米芯片设计

2007-03-09 10:14:30来源: 电子工程世界

Cadence Low-Power Solution和Encounter 平台使台湾设计公司实现高级65纳米设计更快的上市时间

【2007年3月9日,加州圣荷塞】全球电子设计创新的领导者Cadence设计系统公司 (NASDAQ: CDNS)今天宣布,领先的系统级芯片(SoC)设计代工公司创意电子Global Unichip Corporation (GUC; TW:3443)完成了台湾第一个65纳米器件的成功出带。此次65纳米出带的成功进一步加强了GUC服务于全球顶级客户的先进技术能力。GUC使用了Cadence Low-Power Solution和SoC Encounter GXL RTL-to-GDSII系统来完成此次出带。

“以65纳米工艺技术为目标是当前半导体设计的潮流,”GUC公司总裁兼首席运行官(COO)Jim Lai表示,“成功达到目标需要紧密集成的设计环境和自动化的低功耗设计方法学。GUC具有先进工艺设计的全面专门技巧,采用了Cadence Low-Power Solution和Encounter 平台来进行该超过1千万门的低功耗设计,7周内就完成了实现,从而帮助GUC的客户获得了明显的上市时间优势。”

本次GUC出带涉及预定面向生产的一项定制设计。GUC采用了Cadence的SoC Encounter系统、Encounter Conformal技术和具有SI意识的CeltIC纳米延迟计算器来设计该芯片。利用SoC Encounter GXL面向成品率的设计特性和可制造性能力,加上虚拟CMP和关键区域分析工具,GUC获得了品质更佳的结果。

“我们对GUC取得的成功表示祝贺”,负责IC Digital和 Power Forward的Cadence公司副总裁徐季平先生表示,“GUC已经清晰地显示了其高超的设计和实现能力,可以实现当前主流、低功耗设计方法的高级工艺,我们很荣幸能参与其中。”

GUC在该项设计中使用的许多工具也是Cadence Logic Design Team Solution的一部分,它使用包涵设计和验证的集成和整体方法,通过从计划到闭合的管理和逻辑签收,帮助逻辑设计团队提高了进度可预测性。这代表了Cadence整体策略的另一项可交付部分,为特定的工程师团队提供量身定制的解决方案。

关于Cadence

Cadence公司(Nasdaq股票代码:CDNS)成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、设计方法和服务,来设计和验证用于消费电子产品、网络和通讯设备以及计算机系统中的尖端半导体器件、印刷电路板和电子系统。Cadence 2006年全球公司收入约15亿美元,现拥有员工约5200名,公司总部位于美国加州圣荷塞市,公司在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。

关于公司、产品及服务的更多信息,敬请浏览公司网站 www.cadence.com.cn

关键字:功耗  工艺  延迟  制造

编辑: 引用地址:http://www.eeworld.com.cn/newproducts/eda/200703/8571.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
功耗
工艺
延迟
制造

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved