CADENCE推出业界第一套完整的低功耗解决方案

2007-01-30 10:28:04来源: 电子工程世界

支持CPF的低功耗解决方案,通过整合低功耗设计、验证和实现提高生产力并降低项目风险

加州圣荷塞,2007年1月30日——全球电子设计创新的全球领导者Cadence设计系统公司(NASDAQ:CDNS)今天宣布推出了Cadence Low-Power Solution,这是用于低功耗芯片的逻辑设计、验证和实现的业界第一套完全集成的、标准化的流程。Cadence Low-Power Solution将领先的设计、验证和实现技术与Si2 Common Power Format (CPF)相集成,为IC工程师提供端到端的低功耗设计方案。CPF是在设计过程初期详细定义节约功耗技术的标准化格式。通过在整个设计过程中保存低功耗设计意图,该解决方案避免了费力的人工操作,大大降低了与功耗相关的芯片故障,并在设计过程初期提供功耗的可预测性。

“对于那些一直在寻找低功耗设计性能的设计师而言,这是一次巨大的进步。”Cadence全球副总裁Chi-Ping Hsu博士说,“这是第一个能向设计师提供在寄存器传输级自动呈现低功耗技术的解决方案,并保证能够在验证、前端实现和物理实现步骤的全过程使用一个通用的格式正确执行。”

“高级低功耗设计是NXP半导体公司的一个核心能力,在开发集成的低功耗方法学和开放标准的业界运动中,我们一直是领先者。”NXP半导体SoC 设计技术高级副总裁Barry Dennington说,“过去,我们依赖私人的解决方案定义功耗意图来支持功耗方法学孤岛,包括动态电压频率调整(DVFS),但如今我们已经利用了Common Power Format的便利来优化精密型,65纳米,低功耗IC中SoC功耗架构。”

对高级低功耗技术的需求在ASIC/COT业务中一直持续增长,Fujitsu电子器件业务单元设计平台开发部总经理Shoji Ichino说:“我们正在开发一个基于Cadence的CPF低功耗流程的ASIC低功耗解决方案,我们期望可以在高端90纳米和65纳米设计和主流设计中都可以采用MSV/PSO技术。我们计划在2007年的第二个季度可以完成这一解决方案。

“Cadence低功耗解决方案为我们实现低功耗设计提供了单一的前端到后端的流程。”Sandbridge工程部副总裁Gary Nacer说,“之前我们已经采用了Cadence低功耗解决方案进行芯片出带,而在集成了针对电源关断设计的验证性能后,我们相信该流程将会让我们能以最小的风险提供有竞争力的低功耗产品。”

随着节能器件需求的增加,低功耗设计技术正在成为主流。例如,便携应用设备需要较长的电池使用时间,这就使得合适的功耗节约成为必然。高度集成、高性能的90纳米以下芯片对热量管理提出了挑战,而这就要求整个芯片的功率优化。而大型终端产品应用如服务器群组的所有层面都需要功率优化,以降低整体能量消耗。此外,与封装相关的成本考虑也推动着设计师采用低功耗设计。

为了满足这些不同的需求,设计师正越来越多地采用高级低功耗设计方式,例如电源关断(PSO)、多供应电压(MSV)以及状态保留功率闸(SRPG)。然而这些技术的EDA支持是支离破碎的,不同的工具需要不同的方式来表示低功耗意图。结果,设计师不得不通过一系列的特殊手段定义低功耗功能,例如在同一个设计中多次人工地输入功耗数据。这个过程不仅枯燥而且很容易出错,更重要的是,它使得设计的可预测性和验证变得极其困难。

全新的Cadence Low-Power Solution通过在CPF规范中建立一个设计功耗意图的单一的表示法解决了这一困难,促进了IP复用和RTL轻便性。这种表现法跨越了逻辑设计师、验证工程师和实现工程师所使用的Cadence Logic Design Team Solution和Digital Implementation解决方案,包括计划和以指标为驱动的流程管理、仿真、逻辑综合、等效验证、测试、布局、布线和电压降分布分析。它能够让由多类型专家构成的整个项目团队以包含了低功耗意图的共同的设计角度开始工作。它还大幅提高了设计可预测性,并将芯片故障的风险降到最低。

Common Power Format与Power Forward Initiative

新的Cadence Low-Power Solution的一个重要促进因素是Common Power Format (CPF)的集成。CPF提供了一个标准的词典,从设计到验证和实现均可标识,保证了整个流程的一致性。

CPF 1.0 已经经过了Power Forward Initiative(PFI)顾问们的全面审核,他们是代表电子产业各细分市场的领导厂商,包括半导体、代工厂、半导体设备、系统和电子设计自动化公司。PFI顾问提供了超过500项建议,这些都已经加入到CPF 1.0中,他们于2006年末捐献给Si2 Low Power Coalition(LPC)。将来LPC将负责CPF的推进。LPC已经审核了CPF 1.0,按照Si2标准化进程,已将CPF暂时批准为Si2规格。

“Low Power Coalition已全体一致地选择采用了CPF 1.0的技术,并使整个业界可以普遍使用。”Si2总裁兼CEO Steve Schultz说,“这一消息的发布非常清楚地展示了CPF在整个低功耗流程的广泛适用性,并显示出从一个或多个提供商提供的不同工具的互用性的潜力。”

供应情况

作为Cadence Torino项目的一个里程碑,Cadence Low-Power 解决方案目前已经上市,并且预定将于年内加入支持Cadence新技术的有功耗意识的流程。其它Torino的产品将于2007年内陆续公布。

关于Cadence

Cadence公司(Nasdaq股票代码:CDNS)成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、设计方法和服务,来设计和验证用于消费电子产品、网络和通讯设备以及计算机系统中的尖端半导体器件、印刷电路板和电子系统。Cadence 2005年全球公司收入约13亿美元,现拥有员工约5200名,公司总部位于美国加州圣荷塞市,公司在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。

关于公司、产品及服务的更多信息,敬请浏览公司网站 www.cadence.com.cn

关键字:逻辑  验证  电压  频率

编辑: 引用地址:http://www.eeworld.com.cn/newproducts/eda/200701/8084.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
逻辑
验证
电压
频率

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved