Tensilica业界最小32位可授权处理器——钻石标准处理器106Micro

2007-11-07 17:10:50来源: 电子工程世界

美国加州SANTA CLARA 及中国北京2007年11月6日讯 –Tensilica公司今天发布业界最小32位可授权处理器–钻石标准处理器106Micro。106Micro在130/90nm G制程下占用面积分别为0.26/0.13mm2,比ARM7和Cortex-M3都要小,性能却可达到1.22DMIPS/MHz, 高于ARM9E提供的性能。低功耗设计的106Micro处理器主要用于SOC中完成控制任务,同时也是从8/16位控制器向32位处理器过渡的理想选择。

Tensilica总裁及首席执行官Chris Rowen博士表示,“无数SOC设计,皆追求尽可能小的微控制器来协调各部分任务的执行,特别是在已经包含一个或多个重量级应用处理器的系统里,一个低成本低功耗的控制器必不可少。借助于Tensilica可配置处理器专利技术,我们迅速开发出106Micro该款业界中管脚最少的处理器。”

钻石标准处理器106Micro为一款超低功耗,不带cache的控制器。5级流水线结构使其主频在130G制程下能够轻松达到250MHz,90G征程下更可达到400MHz。采用独有的24/16位短指令,使其代码密度大大高于其它32/16位处理器。106Micro的面积与性能数据如下表所示:

106Micro在面积与功耗参数上优于其它32位微控制器,同时也能提供完备的控制功能。其采用经典的哈佛结构,使指令与数据RAM分开以减少内存冲突,并提高关键代码与中断服务子程序的执行效率,RAM大小根据用户需要最大可扩展至128KB。此外,还包括用于计算的32位乘法器、用于调试的跟踪端口、集成的定时器以及可提供快速复杂中断处理的中断资源(2级共15个中断)。

106Micro管脚数目比ARM7和Cortex M3都要少,但能提供与ARM9相当的性能。
如下表所示:

关于ARM的数据来自于ARM官方网站及产品广告,2007年6月,TSMC .13G制程。所有速度、功耗数据依客户选用的EDA工具及库的区别会有不同。

提供AMBA AHB接口

所有Tensilica钻石系列处理器都带有高性能PIF总线接口,可桥接至其它任何总线接口(如OCP,CoreConnect),也可通过桥接提供AMBA AHB接口。

基于经过检验的Xtensa处理器技术

Tensilica钻石系列标准处理器全部基于Xtensa可配置可扩展的处理器架构,此架构已应用于120多家客户的250多款芯片设计中进行检验。若客户对某个型号的钻石标准处理器感兴趣,同时又希望针对其应用特点作进一步剪裁,则可放心升级到Xtensa可配置处理器,两者软件完全兼容。

合作伙伴支持

Tensilica授权的设计中心遍布全球–许多业界领导厂商如AFTek, D-Clue, eInfochips, Genesis Technology, HD Lab, IBEX, Magellan Discovery Corp., Tallika, Tata Elxsi 和 Wipro都提供包括钻石标准处理器在内的全套设计服务。
Tensilica为其钻石系列标准处理器提供包括软件开发工具在内的完善配套支持。

·106Micro支持Express Logic的ThreadX操作系统。其它钻石标准处理器不但可以支持ThreadX,而且支持Nucleus, uC/OS-II, open-source Linux, and micro-iTron等操作系统。
·可选支持Avnet Xilinx LX60 和 LX200 FPGA 演示板
·来自EVE, ProDesign, S2C, Sophia Systems, Synplicity和 Yokogawa Digital Computer的SOC仿真支持。
·来自Bytetools, FS2, Macraigor Systems 和Sophia Systems的JTAG仿真器支持
·来自ARM (Artisan) 和 Virage Logic的工艺库及存储器支持
·来自Cadence, CoWare, Magma 和 Synopsys的EDA工具支持
·106Micro的model支持CoWare公司的CoWare平台

产品发布

Tensilica及其合作伙伴已经开始提供钻石标准处理器106Micro。


关于Tensilica
Tensilica的产品覆盖范围包括控制器、CPU和DSP处理器,包括预先定制好的钻石系列标准处理器和由用户自行定制的可配置Xtensa处理器。Tensilica处理器已被广泛应用于消费类电子、网络和无线通信等领域,产品均已大规模量产。所有Tensilica处理器都有与之配套的软件开发环境,系统仿真模型,以及硬件实现工具支持。若欲了解更多关于 Tensilica独有的面向应用的SOC设计方法,敬请访问公司网站www.tensilica.com

关键字:cache  指令  管脚

编辑: 引用地址:http://www.eeworld.com.cn/newproducts/control/200711/16707.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
cache
指令
管脚

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved