Tensilica Diamond 标准处理器IP核支持低成本FPGA仿真

2007-05-23 09:59:57来源: 电子工程世界

美国加州SANTA CLARA 2007年5月22日讯 – Tensilica公司日前发布,目前可支持在低成本的Avnet LX60 FPGA开发板上进行Diamond Standard处理器系列的高速硬件仿真。软件开发工程师可利用该通用并低成本的FPGA开发板,在Xilinx Virtex-4 FPGA运行Diamond Standard处理器IP核,从而加速软件设计、调试和程序优化。

Tensilica公司市场副总裁Steve Roddy表示,“随着片上系统设计愈加复杂,设计团队需要在进行硬件开发的同时完成尽最多的软件开发工作。相比仅采用软件仿真手段,软件开发工程师们通过在一块Avnet LX60 FPGA开发板上模拟仿真选定的钻石系列标准处理器IP核,能显著加快开发周期。”

Tensilica公司Diamond Standard软件开发工程师的工具包(Diamond SDK)包括一个IDE(Xtensa Xplorer 集成设计开发环境),代码开发工具链和指令集仿真器(ISS),它可运行于Avnet LX60开发板。该套Diamond软件工具包含的软件库可支持软件工程师使用标准C的库函数,如printf来进行主机PC上的打印操作和从主机PC的硬盘的读写操作。

Tensilica公司在Diamond SDK中嵌入2项强大功能,使开发工程师可最大限度地利用Avnet LX60 FPGA开发板优势来取得更多分析数据,因为能够在比ISS运行更长的运行时间里对其应用进行性能分析。首先,通过基于FPGA硬件的性能分析,系统可生成程序的运行分析文件令开发工程师能够迅速精确定位运行程序的性能瓶颈。这个分析数据在Tensilica公司Xtensa Xplorer IDE中可通过图解的方式进行观察。

其次,通过反馈编译(feedback compilation),开发工程师可设置标志,从而编译器可搜集程序分支(循环、跳转等)被执行次数的统计信息。Xtensa C/C++编译器然后利用这些统计信息进行重新编译程序来优化程序:(a) 通过在无分支代码中放置最经常使用的分支来优化速度;和(b)通过编译较少执行的例行程序以取得小代码大小而不是高速度来优化代码大小。这种基于反馈的编译手段提高了应用程序5-15%的运行速度,并减少了15%的代码大小。

此外,Avnet LX60上的以太网接口使开发板适合运行如Linux这样的操作系统以及相应的TCP/IP堆栈和网络文件系统。

关于Tensilica公司

Tensilica成立于1997年7月,专门为日益增长的大规模嵌入式应用需求提供优化的专用微处理器和DSP内核的解决方案。Tensilica拥有获得专利的可配置和可扩展的处理器生成技术,是唯一一家提供应用最广泛的处理器内核的IP供应商,其产品涵盖微控制器、CPU、DSP、协处理器。通过Diamond系列标准处理器内核我们可以提供现货供应、不需配置的标准处理器内核,也可以通过Xtensa系列处理器内核让客户自己定制所需的处理器内核。所有的处理器内核都支持使用兼容一致的软件开发工具环境、系统仿真模型和硬件实现工具进行开发。更多信息请访问 www.tensilica.com.

关键字:开发  周期  模拟  工具

编辑: 引用地址:http://www.eeworld.com.cn/newproducts/control/200705/13694.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
开发
周期
模拟
工具

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved