MIPS 科技、Virage Logic 联手推出新型内核优化IP工具包

2006-07-27 14:42:47来源: 电子工程世界

新工具包助力 24K 24KE处理器内核实现高达 660 MHz 时钟频率

MIPS科技公司(纳斯达克交易代码:MIPS)与领先的 Silicon Aware IP 半导体知识产权 IP 平台提供商 Virage Logic 公司(纳斯达克交易代码: VIRL )推出共同开发的最新内核优化 IP 工具包。该工具包采用 Virage Logic 面积、速度和功耗ASAP存储器ASAP MemoryASAP Logic 高速HS IP,新系列内核优化 IP 工具包可为 MIPS 用户提供专门用于充分发挥 MIPS处理器内核性能的 IP

内核优化 IP 工具包针对采用台积电TSMC 90纳米 G 工艺制造的 MIPS32 24K24KE 34K 系列处理器内核24K 24KE 处理器内核系列可实现 660 MHz 的时钟频率,在执行内核优化 IP 工具包时,只需使用标称阀值晶体管。

MIPS 科技公司营销副总裁 Jack Browne 表示:“随着 90纳米 G 工艺新型内核优化IP 工具包的推出,我们的用户可继续受益于我们与 Virage Logic 的合作以及双方优势的结合。现在,SoC 设计师可以更有效地利用性能的提高加速上市时间并扩大竞争优势。”

Virage Logic 公司营销及业务开发高级副总裁 Jim Ensell 表示:“在满足客户寻求优化和可靠的高度异质化 IP 方面,Virage Logic 一直是值得信赖的合作伙伴。我们很高兴与 MIPS 科技合作,继续为共同的用户提供集成的解决方案,满足其实现高性能系统设计的需求。”


关于 MIPS 32 24K, 24KE 34K 内核系列

MIPS 32 24K 24KE 内核系列采用 90纳米 G 工艺,可提供 660 MHz 的性能。该频率是目前嵌入式市场上可授权的可合成 32 位内核的最高频率同时可显著缩短设计时间并减少生产成本。这些处理器内核适用于数字和交互式电视、机顶盒和 DVD 播放机等嵌入式消费应用24KE 内核集成了 MIPS  DSP 特定应用扩展ASE与非 DSP ASE RISC 现方法相比,可为各种嵌入式应用提供高达 3 倍的信号处理性能

34K内核系列是第一个授权的 MIPS 内核系列,它可为 SoC 设计师提供卓越的多线程解决方案,在提高系统性能的同时减少总体 SoC 芯片面积、成本和功耗。34K 内核可用来消除存储器延迟的影响,并通过增加处理器利用率避免其他短期流水线的停顿。当一个线程因存储器而停顿时,其他线程可馈入流水线,使应用吞吐量大幅增加

供货

针对采用台积电 90纳米 G 工艺的 MIPS32 24K24KE 34K 内核的 Virage Logic 内核优化 IP 工具包,目前已由 Virage Logic 进行全面分销。欲了解更多信息,请联系 info@viragelogic.com.

关键字:内核  优化  IP  纳米

编辑: 引用地址:http://www.eeworld.com.cn/newproducts/control/200607/5200.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
内核
优化
IP
纳米

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved