CDCD5704 - Rambus XDR(TM) 时钟发生器

2007-02-02 15:35:29来源: 电子工程世界

CDCD5704 时钟发生器可借助带或不带扩频调制功能的参考时钟输入,提供支持 XDR 存储器子系统与 Redwood 逻辑接口所必需的时钟信号。CDCD5704 采用 28 引脚 TSSOP 封装,其中包含 4 个差动时钟输出,能够为各种高性能接口应用提供现成的解决方案。

结构图中显示了 CDCD5704 的主要组件,其中包括一个锁相环、一个旁路多路复用器以及4 个差动输出缓冲器(CLK0 至 CLK3)。EN 引脚输入端的逻辑低电平可禁用所有 4 个输出。当 EN 为高电平且串行接口寄存器 (RegA-RegD) 的值为 1 时,就会启用输出。

PLL 可接收参考时钟输入信号 REFCLK,并在频率等于输入频率与乘法系数之积的条件下输出时钟信号。将 PLL 输出时钟信号馈送至差动输出缓冲器,以驱动启用的时钟。另外将禁用的输出设置为高阻抗

旁路模式可以绕过 PLL,将输入时钟 REFCLK 路由至差动输出缓冲器。

为了确保 CDCD5704 时钟发生器始终正确运行,一旦时钟输入低于 10 MHz,器件就会关闭 PLL,并将输出置于高阻抗状态。如果电源电压 VDD 小于 VPUC,则复位所有逻辑极、断开 PLL 电源,同时将输出置于高阻抗状态。器件只有在满足这些最低要求后才能开始工作。

由于 CDCD5704 采用 PLL 电路,因此它要求一段稳定时间,以实现 PLL 的锁相位 (phase-lock) 功能。使用外部参考时钟时,在开始进入稳定时间之前,该信号必须处于固定频率与固定相位状态。

该器件可在 2.5 V 单电源电压下工作。CDCD5704 器件的工作温度范围为 0°C 至 70°C。

特性

§高速时钟支持:300 MHz 至 667 MHz 时钟源,适用于 XDR 存储器子系统与 Redwood 逻辑接口;
§四通道(漏极开路)差动输出驱动器;
§可分配扩频兼容型时钟输入,以最大限度降低 EMI;
§100 MHz 或 133 MHz 差动或单端参考时钟输入;
§串行接口具有以下特性:可编程频率乘法器,选择任意输出(4 选 1)与工作模式;
§支持以下频率乘法系数:×3、×4、×5、×6、×8、×9/2、×15/2、×15/4;
§集成所有 PLL 环路滤波组件;
§低 |逐周期| 的 1-6 周期抖动
§40 ps:300-635 MHz;
§30 ps:636-667 MHz;
§如果未检测到有效的 REF 时钟(小于 10 MHz)或 VDD 小于 1.6 V,则断开 PLL 电源;
§单电源工作电压为 2.5 V (±0.125 V);
§采用 TSSOP-28 封装;
§商业温度范围为 0°C 至 70°C;
§应用范围;
§XDR 存储器子系统与 Redwood 逻辑接口。

Rambus、XDR 是 Rambus Inc. 的商标
所有其它商标均是其各自所有者财产。

《产品文件夹》
http://focus.ti.com.cn/cn/docs/prod/folders/print/cdcd5704.html

《产品说明书》
http://focus.ti.com.cn/cn/lit/ds/symlink/cdcd5704.pdf

关键字:存储  逻辑  封装  锁相

编辑: 引用地址:http://www.eeworld.com.cn/newproducts/analog/200702/8151.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
存储
逻辑
封装
锁相

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved