交流电压驱动电路及设计原理分析

2014-01-13 17:23:55来源: 互联网

交流电压驱动电路设计原理分析


以一个简单的2×2点阵驱动电路结构,对交流电路实现方案加以说明,如图3所示。图中C1和C2分别接行扫描信号产生电路的第1行和第2行的输出端,L1和L2分别接列数据信号产生电路的第1列和第2列的输出端。Vcc为固定电源,Vcc1和Vcc2为经过电压补偿后的第1列和第2列的源电压。硬件逻辑定义:被选中行的行扫描输出端为高电平,其他行为为低电平。需要显示的列数据输出为高电平,非显示的列为低电平。整个电路的主要部分为后端推动级的功率放大电路,本文采用了单电源的PNP-NPN互补三极管推挽功放结构,简称OTL功放,如图4所示。

图3 交流电压驱动电路图4 单电源互补推挽功放(OTL电路)
假设现在扫描行选中了第1行,即C1为高电平,C2为低电平。第1列的列数据信号L1为0,第2列列数据信号L2为1。由电路逻辑可以看出,波形发生器产生的矩形波可以顺利地通过第1行的与非门,只是相位相差了180°,然后再经过推动级后,输出与最初输入波形同相位的驱动矩形波;第2行与非门的输出为高电平,经推动级后输出为低电平。同理,第1列的与门输出为低,经后边推动级后变为高电平;矩形波可以顺利通过第2列的与门,经推动级后产生相位与输入相差180°的驱动波形。由此可见,像素点D2被施加交流脉冲信号,其他点均被反向偏压所抑制。

关键字:交流电压  驱动电路  设计原理

编辑:神话 引用地址:http://www.eeworld.com.cn/mndz/2014/0113/article_23681.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
交流电压
驱动电路
设计原理

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved