利用运算放大器式电路虚地点减小电缆电容原理图

2013-11-09 14:44:42来源: 互联网

利用运算放大器的虚地来减小引线电缆寄生电容CP的原理图

采用运算放大器法  
   下图是利用运算放大器的虚地来减小引线电缆寄生电容CP的原理图。图中电容传感器的一个电极经电缆芯线接运算放大器的虚地Σ点,电缆的屏蔽层接仪器地,这时与传感器电容相并联的为等效电缆电容Cp/(1+A),因而大大地减小了电缆电容的影响。外界干扰因屏蔽层接仪器地,对芯线不起作用。
传感器的另一电极接大地,用来防止外电场的干扰。若采用双屏蔽层电缆,其外屏蔽层接大地,干扰影响就更小。实际上,这是一种不完全的电缆“驱动技术”,结构较简单。开环放大倍数A越大,精度越高。选择足够大的A值可保证所需的测量精度。

图5.3-12 利用运算放大器式电路虚地点减小电缆电容原理图

关键字:运算  放大器  电路虚地点

编辑:神话 引用地址:http://www.eeworld.com.cn/mndz/2013/1109/article_20494.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
运算
放大器
电路虚地点

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved