如何算出阻尼双极点的上升时间

2012-02-20 11:12:41来源: 互联网

该电路的LC时间常数为:

对于这类临界阻尼双极点电路,10%~90%上升时间是LC时间常数的3.4倍:

4.8NS的上升时间显示出存在的问题。我们注意到,在“信号上升时间的劣化”中,一个300MHZ示波器探头号的10%~90%上升时间为1.1NS而在这里,3IN接地导线导经将10%~90%上升时间劣化到了4.8NS。

关键字:阻尼双极点  上升时间

编辑:神话 引用地址:http://www.eeworld.com.cn/mndz/2012/0220/article_14445.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
阻尼双极点
上升时间

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved