引起集成运放闭环工作不稳定的其他因素

2012-02-12 15:44:33来源: 互联网
集成运放的应用中,经过相位补偿的集成运放在大多数应用场合是能满足要求的。但在应用时,有时还会出现自激,这一般是由于下述原因所致。

  1.没有按集成运放使用说明中推荐的相位校正电路和参数值进行校正

  说明书中推荐的补偿方法和参数是通过产品设计和大量实验得出的,对大多数应用是有效的,它考虑了温度、电源电压变化等因素引起的频响特性的变化,并保证具有一定的稳定裕度。

  2.电源退耦不好

  当电源退耦不好时,各放大级的信号电流内阻上的电压降将产生互耦作用,若耦合信号与某级输入信号是同相位时,电路将产生寄生振荡。为此必须重视电源退耦。退耦时除在电源端加接大电容外,还应并接瓷片小电容,因为大电容如电解电容,它本身的分布电感较大,影响退耦效果。

  3.电路连接时的分布电容影响

  由于电路存在分布电容,有时后级的信号会通过分布电容反馈到前级,当此反馈信号与该放大级原输入信号同相位时,也会形成寄生正反馈,从而使电路自激振荡。所以连接电路时,尽量减小分布电容是很重要的,尤其应注意使集成运放的“+”输人端远离它的输出端。

  4.集成运放负载电容过大的影响

  当集成运放负载电容过大时,整个运放电路的开环频响曲线将发生变化,使电路的相位余量减小,甚至引起自激。若在运放的输出端与外接负载电容之问加接一个小电阻(如数百欧以内),使运放电路与负载电容之间相隔离,则可减轻负载电容的影响。但有时这种改进的效果是有限的。为消除自激振荡,就应减小负载电容,或在集成运放输出端外加输出功率更大的、高频响应更好的输出级电路。

  5.集成运放同相输入端接地电阻太大

  当同相端对地接入很大的电阻,它与运放差模输入端的电容形成一个新的极点,尽管输入端的电容不大,但同相端对地外接电阻较大,则新产生的极点可能接近于或低于交接频率,而使闭环电路自激或电路动态特性变差。解决的简便方法是在同相端对地电阻上并接电容,以形成高频旁路

  6,集成运放输出端与同相端和调零端之阃存在寄生电容

  在设计印制电路板时,或做电路实验时,曲于引线布置不适当或过长、过近,会带来寄生电容而引起自激。通常在低频电路中,不易出现自激,而在宽带放大器中,应注意消除寄生电容耦合。

关键字:集成运放  闭环工作

编辑:神话 引用地址:http://www.eeworld.com.cn/mndz/2012/0212/article_14230.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
集成运放
闭环工作

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved