同步触发器

2011-07-27 10:05:49来源: 互联网
同步触发器
二、同步D触发器
1.电路结构
2.逻辑功能
3.特性方程
4.状态转换图
三、同步JK触发器
1.电路结构
2.逻辑功能
3.特性方程
4.状态转换图
四、同步触发器的空翻


4.2.2 同步触发器
二、同步D触发器
1.电路结构
为了避免同步RS触发器出现R=S=1的情况,可在R和S之间接入非门G5 ,如图4.2.6(a)所示。
逻辑符号:图4.2.6(b)所示。


2.逻辑功能
回忆:同步RS触发器的逻辑功能?
表4.2.2 同步RS触发器的特性表


根据特性表可得到在CP=1时的同步D触发器的驱动表。
表4.2.5 同步D触发器的驱动表

三、同步JK触发器

1.电路结构

克服同步RS触发器在R=S=1时出现不定状态的另一种方法:将触发器输出端Q和 状态反馈到输入端,这样,G3和G4的输出不会同时出现0,从而避免了不定状态的出现。
J、K端相当于同步RS触发器的S、R端。
电路如图4.2.9所示。
逻辑符号:图(b)所示。
2.逻辑功能
可将同步JK触发器看成同步RS触发器来分析。有
                     
工作原理。(边分析边列特性表。以下文字不写板书。)
当CP=0时,G3和G4被封锁,保持。
当CP=1时,G3、G4解除封锁,输入J、K端的信号可控制触发器的状态。

表4.2.6 同步JK触发器的特性表(CP=1时)


根据特性表可得到在CP=1时的同步JK触发器的驱动表。
表4.2.7 同步JK触发器的驱动表

四、同步触发器的空翻

触发器的空翻:在CP为高电平1期间,如同步触发器的输入信号发生多次变化时,其输出状态也会相应发生多次变化的现象。
产生空翻的原因:电平触发方式,在CP高电平期间有效触发

同步触发器由于存在空翻,不能保证触发器状态的改变与时钟脉冲同步,它只能用于数据锁存,而不能用于计数器、移位寄存器和存储器等。
后面将介绍几种没有空翻现象的触发器。

关键字:触发器

编辑:神话 引用地址:http://www.eeworld.com.cn/mndz/2011/0727/article_11123.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
触发器

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved