最小化MAX9877音频子系统IC的关断电流

2011-04-22 13:37:27来源: 互联网

引言

在任何典型应用中,期望连接到I²C总线上的器件的SDA数据线和SCL时钟线在闲置状态下输出逻辑高电平,MAX9877音频子系统IC即可满足这一需求。将SDA和SCL线保持高电平以获得最小关断电源电流。本应用笔记介绍了3种方法,能够在MAX9877处于关断状态,而SDA和SCL可能被置为逻辑低电平的情况下获取最小关断电流。

方法1—增加弱上拉

第一种方法是在常规的上拉电阻无效时,在SDA和SCL上增加额外的弱上拉分压电阻,以建立总线上的电压,图1给出了这种方法的原理图。


图1. 弱上拉分压电阻用来设置SDA数据线和SCL时钟线的电压;隔离二极管可以防止上拉电压被强制到地电位时的电流损耗

SDA和SCL线上的一对2MΩ电阻对电池电压进行分压,使SDA和SCL线上的电压不超过I²C主机的最大承受电压。电池电压范围为4.2V至3.2V,因此SDA和SCL线上电压设置在2.1V至1.6V之间,足以支持MAX9877输入高电平的电压。

当VDDIO的输出强制连接至地时,二极管可以被禁止的VDDIO电源消耗电流。如果电源禁止时具有高阻输出,则可省去该二极管。

这种方法还假定在关断情况下I²C主机的输出和总线上所有其它器件均为高阻态。有一个原因可能使该假设不成立:如果I²C主机的电源掉电,输出通过集成的ESD保护钳位至0V电压。这种情况不常见,但如果出现,就必须用方法2或方法3拉高SDA和SCL。

方法2—电平转换器

如果总线上其它器件在系统接口关断时不能确定置于高阻态,则可用单个n沟道增强型MOSFET将每条总线与系统其它部分隔离开。可在总线的MAX9877侧增加额外的上拉电阻,使逻辑电平设为高电平。

图2给出了实现这一方案的电路。VDDIO是系统的I²C上拉电压,所有四个电阻必须基于系统I²C时序要求进行选择。n沟道MOSFET用作双向电平转换器,允许MAX9877和基带的逻辑电平不同,不会影响正常工作。当VDDIO电源禁止时,电平转换器允许MAX9877的SDA和SCL引脚保持高电平,因此降低了关断电流。.


图2. 增加n-沟道MOSFET 电平转换器以隔离系统总线

方法3—高边功率开关

降低MAX9877关断电流的最后一种方法是在MAX9877电源上串联一个高边开关,必要时电源可以完全与电池断开,并将MAX9877的关断电流降至1µA以内。

图3给出了高边开关与MAX9877的连接。MAX9877带有两个电源引脚(VDD和PVDD),两者之间的压差必须保持在0.3V以内。利用一个电源开关保持两路电源电压相同,并减少元件数量。


图3. 高边电源开关与MAX9877电源串联,可完全消除关断电流

关键字:音频

编辑:神话 引用地址:http://www.eeworld.com.cn/mndz/2011/0422/article_7480.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
音频

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved