datasheet

技术文章—关于 PCB 的阻抗控制

2019-05-16来源: EEWORLD关键字:PCB

没有阻抗控制的话,将引发相当大的信号反射和信号失真,导致设计失败。常见的信号,如PCI总线、PCI-E总线、USB、以太网、DDR内存、LVDS信号等,均需要进行阻抗控制。阻抗控制最终需要通过PCB设计实现,对PCB板工艺也提出更高要求,经过与PCB厂的沟通,并结合EDA软件的使用,按照信号完整性要求去控制走线的阻抗。

 

不同的走线方式都是可以通过计算得到对应的阻抗值。

 

微带线(microstrip line)

 

它由一根带状导线与地平面构成,中间是电介质。如果电介质的介电常数、线的宽度、及其与地平面的距离是可控的,则它的特性阻抗也是可控的,其精确度将在±5%之内。

 

https://mmbiz.qpic.cn/mmbiz/ewiaKibzhXCHNrxDInWkNWHjWiaHAqvUBx0qADib7w84RzKibwJuCvZlHiaoWPbRa40RNcwJfibIBFxNia1eJYDqPYqCrw/640?

 

https://mmbiz.qpic.cn/mmbiz/ewiaKibzhXCHNrxDInWkNWHjWiaHAqvUBx0YQlKibH6BbibaD5QyyGiaCk70E1icL9BUdsI5uV9UE68icSPPKgWic44VOqA/640?

 

带状线(stripline)

 

带状线就是一条置于两层导电平面之间的电介质中间的铜带。如果线的厚度和宽度,介质的介电常数,以及两层接地平面的距离都是可控的,则线的特性阻抗也是可控的,且精度在10%之内。

 

https://mmbiz.qpic.cn/mmbiz/ewiaKibzhXCHNrxDInWkNWHjWiaHAqvUBx0vicZD22uoqhIuCicDqIq8pn0abvxEtS2YWH5cdOgkib6Ch2QZHZa5vQqA/640?

 

多层板的结构

 

为了很好地对PCB进行阻抗控制,首先要了解PCB的结构:

 

通常我们所说的多层板是由芯板和半固化片互相层叠压合而成的,芯板是一种硬质的、有特定厚度的、两面包铜的板材,是构成印制板的基础材料。而半固化片构成所谓的浸润层,起到粘合芯板的作用,虽然也有一定的初始厚度,但是在压制过程中其厚度会发生一些变化。

 

通常多层板最外面的两个介质层都是浸润层,在这两层的外面使用单独的铜箔层作为外层铜箔。外层铜箔和内层铜箔的原始厚度规格,一般有0.5OZ、1OZ、2OZ(1OZ约为35um或1.4mil)三种,但经过一系列表面处理后,外层铜箔的最终厚度一般会增加将近1OZ左右。内层铜箔即为芯板两面的包铜,其最终厚度与原始厚度相差很小,但由于蚀刻的原因,一般会减少几个um。

 

多层板的最外层是阻焊层,就是我们常说的“绿油”,当然它也可以是黄色或者其它颜色。阻焊层的厚度一般不太容易准确确定,在表面无铜箔的区域比有铜箔的区域要稍厚一些,但因为缺少了铜箔的厚度,所以铜箔还是显得更突出,当我们用手指触摸印制板表面时就能感觉到。

 

当制作某一特定厚度的印制板时,一方面要求合理地选择各种材料的参数,另一方面,半固化片最终成型厚度也会比初始厚度小一些。下面是一个典型的6层

 

板叠层结构

 

  https://mmbiz.qpic.cn/mmbiz/ewiaKibzhXCHNrxDInWkNWHjWiaHAqvUBx0JMhsjk6J8BpFsycYaAcyTeLNSvfb1sOib1AdN6t0EHmn6xKVBH4PHuA/640?

 

PCB的参数

 

不同的印制板厂,PCB的参数会有细微的差异,通过与电路板厂技术支持的沟通,得到该厂的一些参数数据:

 

表层铜箔:可以使用的表层铜箔材料厚度有三种:12um、18um和35um。加工完成后的最终厚度大约是44um、50um和67um。

 

芯板:我们常用的板材是S1141A,标准的FR-4,两面包铜,可选用的规格可与厂家联系确定。

 

半固化片

 

规格(原始厚度)有7628(0.185mm),2116(0.105mm),1080(0.075mm),3313(0.095mm ),实际压制完成后的厚度通常会比原始值小10-15um左右。同一个浸润层最多可以使用3个半固化片,而且3个半固化片的厚度不能都相同,最少可以只用一个半固化片,但有的厂家要求必须至少使用两个。如果半固化片的厚度不够,可以把芯板两面的铜箔蚀刻掉,再在两面用半固化片粘连,这样可以实现较厚的浸润层。

 

阻焊层:铜箔上面的阻焊层厚度C2≈8-10um,表面无铜箔区域的阻焊层厚度C1根据表面铜厚的不同而不同,当表面铜厚为45um时C1≈13-15um,当表面铜厚为70um时C1≈17-18um。

 

导线横截面:我们会以为导线的横截面是一个矩形,但实际上却是一个梯形。以TOP层为例,当铜箔厚度为1OZ时,梯形的上底边比下底边短1MIL。比如线宽5MIL,那么其上底边约4MIL,下底边5MIL。上下底边的差异和铜厚有关,下表是不同情况下梯形上下底的关系。

 

https://mmbiz.qpic.cn/mmbiz/ewiaKibzhXCHNrxDInWkNWHjWiaHAqvUBx0xl5UGqbNjzcgVoGOtcEbJsugswe7MiaCsYMWzm5oggjxmw4cY4BWgFA/640?

 

介电常数:半固化片的介电常数与厚度有关,下表为不同型号的半固化片厚度和介电常数参数:

 

  https://mmbiz.qpic.cn/mmbiz/ewiaKibzhXCHNrxDInWkNWHjWiaHAqvUBx0vwBBajJR7ibickZ5H3iba4Sa5oeVicqymV0opUYn9JXNhAS8qaq1z0ehKA/640?

 

板材的介电常数与其所用的树脂材料有关,FR4板材其介电常数为4.2—4.7,并且随着频率的增加会减小。

 

介质损耗因数:电介质材料在交变电场作用下,由于发热而消耗的能量称之谓介质损耗,通常以介质损耗因数tanδ表示。S1141A的典型值为0.015。

 

能确保加工的最小线宽和线距:4mil/4mil。

 

阻抗计算的工具简介:

 

当我们了解了多层板的结构并掌握了所需要的参数后,就可以通过EDA软件来计算阻抗。可以使用Allegro来计算,但这里向大家推荐另一个工具Polar SI9000,这是一个很好的计算特征阻抗的工具,现在很多印制板厂都在用这个软件。

 

无论是差分线还是单端线,当计算内层信号的特征阻抗时,你会发现Polar SI9000的计算结果与Allegro仅存在着微小的差距,这跟一些细节上的处理有关,比如说导线横截面的形状。但如果是计算表层信号的特征阻抗,我建议你选择Coated模型,而不是Surface模型,因为这类模型考虑了阻焊层的存在,所以结果会更准确。下图是用Polar SI9000计算在考虑阻焊层的情况下表层差分线阻抗的部分截图:

 

  https://mmbiz.qpic.cn/mmbiz/ewiaKibzhXCHNrxDInWkNWHjWiaHAqvUBx05ezKNEV7calwAOj0dLicuYuJQmyiaHD7ok8Xc4qKq2Uga0N3YoG4mBSw/640?

 

由于阻焊层的厚度不易控制,所以也可以根据板厂的建议,使用一个近似的办法:在Surface模型计算的结果上减去一个特定的值,建议差分阻抗减去8欧姆,单端阻抗减去2欧姆。

 

差分对走线的PCB要求

 

(1)确定走线模式、参数及阻抗计算。差分对走线分外层微带线差分模式和内层带状线差分模式两种,通过合理设置参数,阻抗可利用相关阻抗计算软件(如POLAR-SI9000)计算也可利用阻抗计算公式计算。

 

(2)走平行等距线。确定走线线宽及间距,在走线时要严格按照计算出的线宽和间距,两线间距要一直保持不变,也就是要保持平行。平行的方式有两种: 一种为两条线走在同一线层(side-by-side),另一种为两条线走在上下相两层(over-under)。一般尽量避免使用后者即层间差分信号, 因为在PCB板的实际加工过程中,由于层叠之间的层压对准精度大大低于同层蚀刻精度,以及层压过程中的介质流失,不能保证差分线的间距等于层间介质厚度, 会造成层间差分对的差分阻抗变化。困此建议尽量使用同层内的差分。

 


关键字:PCB

编辑:muyan 引用地址:http://www.eeworld.com.cn/manufacture/ic462041.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:全球半导体设备厂商15强出炉
下一篇:Microchip推出碳化硅产品,助力打造可靠的高压电子设备

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

如何利用 PCB 分层堆叠控制 EMI 辐射

解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。电源汇流排在IC的电源引脚附近合理地安置适当容量的电容,可使IC输出电压的跳变来得更快。然而,问题并非到此为止。由於电容呈有限频率响应的特性,这使得电容无法在全频带上生成干净地驱动IC输出所需要的谐波功率。除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要的共模EMI干扰源。我们应该怎么解决这些问题?就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频电容器,它可以收集为干净输出提供
发表于 2019-05-21
如何利用 PCB 分层堆叠控制 EMI 辐射

技术文章:从焊接角度谈画PCB图时应注意的问题

影响PCB焊接质量的因素从PCB设计到所有元件焊接完成为一个质量很高的电路板,需要PCB设计工程师乃至焊接工艺、焊接工人的水平等诸多环节都有着严格的把控。主要有以下因素:PCB图、电路板的质量、器件的质量、器件管脚的氧化程度、锡膏的质量、锡膏的印刷质量、贴片机的程序编制的精确程度、贴片机的贴装质量、回流焊炉的温度曲线的设定等等因素。焊接厂本身无法逾越的环节就是PCB画图的环节。由于做电路设计的人往往不焊电路板从而无法获得直接的焊接经验,不知道影响焊接的各种因素;而焊接厂的工人不懂画板,他们只管完成生产任务,没有心思、更没有能力分析造成不良焊接的原因。由于这两方面的人才各司其职,难以有机结合。画PCB图时的建议 下面
发表于 2019-05-10
技术文章:从焊接角度谈画PCB图时应注意的问题

技术文章:刚柔板装配与多板系统装配的不同之处

通常我们考虑多层电路板PCB设计时,往往会想到服务器环境中的电路板机架或游戏平台组合。但是如果我们的典型刚性电路板并不适合多层电路板使用的实体机壳怎么办?我们会愿意付额外的价格来使用柔性电路板吗?如果我们可以将这两者的优点兼而有之呢?本文中,我们将介绍刚柔组合的优点、性质以及如何更好地满足多层电路板的PCB设计需求。什么是刚柔结合的PCB?在标准多层电路板PCB设计中,我们采用电路板概念,将不同功能电路划分到较小的电路板上,并采用各种互连线路将系统放进一个外壳内。这种标准方法的问题在于无法保障互连线路的可靠性(尤其是考虑电磁干扰/电磁兼容性问题之后)。满足我们尺寸要求的、具有良好导电性的标准插卡边缘连接器并不总是存在;替代的最佳
发表于 2019-05-10
技术文章:刚柔板装配与多板系统装配的不同之处

南通一期Q1营收2.2亿 5G用PCB已进入批量阶段

深南电路发布投资者调研相关信息表示,2019年一季度毛利率相比2018年四季度略有下滑,主要是因为一季度存在春节放假停工,以及在放假期间进行集中的智能化改造。对此,深南电路表示,毛利率是收入与成本综合作用的结果,与客户订单情况也息息相关。公司会通过产品结构优化、专业化产线调整、智能化工厂普及等举措持续挖掘内部成本改善空间,提高工厂运营效率,力争提升毛利率水平。在5G领域,深南电路在一季度以来,5G用PCB进入小批量阶段,少部分已进入批量阶段,收入占比有所提升。关于南通一期、二期项目建设,深南电路披露,目前,公司南通一期PCB工厂产能爬坡进度顺利,截至2019年3月31日产能利用率已经达到90%以上。2019年一季度南通一期工厂贡献
发表于 2019-05-06

技术文章—如何利用PCB设计改善散热

 对于电子设备来说,工作时都会产生一定的热量,从而使设备内部温度迅速上升,如果不及时将该热量散发出去,设备就会持续的升温,器件就会因过热而失效,电子设备的可靠性能就会下降。因此,对电路板进行很好的散热处理是非常重要的。 1 、加散热铜箔和采用大面积电源地铜箔。   根据上图可以看到:连接铜皮的面积越大,结温越低  根据上图,可以看出,覆铜面积越大,结温越低。 2、热过孔 热过孔能有效的降低器件结温,提高单板厚度方向温度的均匀性,为在 PCB 背面采取其他散热方式提供了可能。通过仿真发现,与无热过孔相比,在器件热功耗为 2.5W 、间距 1mm
发表于 2019-05-06
技术文章—如何利用PCB设计改善散热

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 电子设计 电子制造 视频教程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved