datasheet

英特尔、三星、台积电,三巨头竞争先进工艺

2019-04-10来源: 求是缘半导体联盟 关键字:7nm  三星  台积电  英特尔

摩尔定律推动半导体业进步,之前主要依靠两大法宝,一个是工艺尺寸缩小,另一个是硅片直径增大,显然以工艺尺寸缩小为主。因为硅片尺寸从2000年进入12英寸之后,没有再往18英寸迈进。


尺寸缩小的步伐一路走来相当顺利,基本上是每两年前进一个工艺台阶,如2007年的采用HKMG工艺的45纳米,2009年的32纳米,2011年釆用FinFET 3D工艺 的22纳米,及2013年的14纳米。显然之后的10纳米,7纳米及5纳米进程,业内在工艺制程尺寸定义等方面存有争议,其中英特尔认为要依晶体管密度来计,及定律开始变缓,可能要24-36月才前进一个工艺台阶。


但是不用争议,英特尔在HKMG及FinFET 3D工艺等方面作出了巨大贡献。业内关于先进工艺制程有个不成文的约定,指16/14纳米及以下。


  尺寸缩小带来的困境  


半导体业从1986年的1.2微米,一路走来,至1992年达0.5微米,2001年达0.13微米,2005年的65纳米,2007年45纳米,2009年的32纳米与2011年的22纳米及2013年的14纳米,它依0.7X缩小,每两年前进一个工艺台阶。


但是由于光学光刻的限制,采用193纳米光源加上浸液式技术及OPC技术等,到了28纳米已是瓶颈。要继续缩小尺寸必须采用两次图形曝光技术,而到7纳米时甚至可能要采用四次图形曝光技术。由于光刻工艺步骤的增加及掩膜版数量的上升,以及工艺周期加长,导致28纳米成为产品设计工艺的分界线,所以它是长寿命工艺之一。


另一个突出矛盾是产品的设计成本呈火箭式上升。如釆用40纳米工艺时,需要投入1,000万美元,典型产品的盈亏平衡点,出货量需约800万颗,28纳米时,投入2,500万美元,需要出货量约1,000万颗,14/16纳米时,投入4,000万美元,出货量约2,000万颗,及10纳米时,投入7,000万美元,需出货量约3,000万颗,至7纳米时,投入10,000万美元以上,出货量至少约5,000万颗。


据有些资料介绍,从28纳米走到7纳米,产品的金属杂质要求须下降100倍,污染粒子的体积也必须要缩小4倍,而随着制程走到10纳米以下,对于洁净度要求只会愈来愈严格,例如28纳米晶圆时可能允许有10个污染粒子, 但7纳米晶圆上只允许有1个。


对于摩尔定律要理性地思考,因为跟踪定律要付出代价,导致芯片的成本越来越高,而晶体管的密度提升幅度可能却越来越小。例如2011到2015年间,每年晶体管的密度提升幅度有12%;而至2015到2018年间,提升幅度只有3%。


同样对于半导体工艺制程,并非越是先进就越好。例如近期格罗方德(GF)及联电(UMC)都提出放弃7纳米及以下制程的跟踪,英伟达创始人兼执行长黄仁勋就表示,2019年没有计划要推出7纳米的GPU(图形处理器),以及英特尔至今仍停留在14纳米及10纳米的处理器量产。至少它们的动作反映了一种趋势,先进工艺制程的优势不一定十分明显,或者是在处理器领域中芯片功耗的矛盾不如移动芯片那么迫切,该言论也推翻了大厂都会在2019年上市7纳米产品的立场。


  三强争锋  


全球半导体呈现三足鼎立时代,英特尔、三星台积电,而在先进工艺制程方面,目前台积电的声势可能最高。


  • 台积电

目前台积电的先进制程持续按计划进行,它的7纳米EUV制程将在2019年3月底量产,7纳米加上7纳米EUV制程,估计至2019年底Tape out将超过100个,2019年下半年7纳米贡献将增速 ,受惠于手机新品出货进入旺季及高速运算(HPC)产品开始小量出货,7纳米制程2019年营收比重将可达25%,较2017年9%大幅提升,不过其中7纳米EUV制程比重仍相当低。



科技网站《Appleinsider》报导,2019年苹果A13处理器采用独家代工供应商台积电的内含EUV技术7纳米,将吃下台积电第3季大部分产能,意味着台积电7纳米产能利用率将大大提升。


以更先进的5纳米制程为主的12英寸晶园厂Fab 18,总投资金额高达新台币7,500亿元(250亿美元),已确定在2019年第2季进入风险性试产,预计2020年可达量产,并已获得大客户的订单。由于5纳米制程成本更为高昂,代工报价只有一线芯片大厂能接受,因此市场预估目前应只有苹果与华为表态升级转换意愿。


但是非常明显当制程工艺从10nm进入7nm甚至5nm之后,新工艺带来的性能提升已经大不如从前,据台积电数据显示7nm相比10nm工艺具备1.6x晶体管密度、20%(晶体管)性能提升或者40%功耗降低,而5nm EUV相比7nm EUV工艺的话,基于ARM的Cortex-A72核心,5nm EUV工艺能够带来14.7%-17.1%的速度提升,及1.8到1.86倍密度提升。


据外媒报道,台积电将投资190亿美元,在台南的园区内兴建3纳米芯片工艺的生产线,环评部门在2018年8月份也对其进行了首次评估,并在2018年12月19日获得通过。


根据最初的安排,它的3纳米工厂计划在2020年开始建设,2021年完成全部设备的安装,最快在2022年年底或2023年年初投入运营。


至此台积电可能是全球第一家宣布要建3纳米生产线。


  • 三星

任何时候不能低估三星的强大实力,它是全球存储器业中的老大,如2018 Q4计,它的DRAM市占41.3%,及NAND占30.4%。同时三星电子在2017年高调宣布,将加码代工领域,并宣称要在未来5年内实现代工市占率达到25%的宏伟目标。



根据拓墣产业研究院的报告显示,2019年Q1全球代工排名中,台积电市占率48.1%居首,而三星已达19.1%居第二位。


在存储器工艺制程方面,三星目前仍处于绝对领先地位,它的DRAM主力制程18nm良率已经超过85%,估计三星内部占比将接近五成,正往七成的比重迈进。而它的3D NAND闪存,在2019年Q2  64层QLC及96层TLC  256Gb/512Gb实现量产。


三星在2017年5月美国加州圣塔克拉拉举行年度晶圆代工技术论坛时曾发表的最新逻辑工艺制程蓝图,包括8/7/6/5纳米的FinFET制程,以及4纳米的后FinFET(post FinFET)结构制程,可能是环栅(GAA)架构等,以及它的第二代FD-SOI平台,把FD-SOI、FinFET、GAA所有半导体架构全面囊括,而最受注目的是三星计划在2020年时试产4纳米制程,表示将可能领先台积电的5纳米。


三星的晶圆代工共有三个厂区,分别为南韩器兴(Giheung)S1厂、美国德州奥斯汀S2厂、南韩华城(Hwaseong)S3厂,其中S3厂预定2017年底开始启用,计划采用于7纳米、8纳米和10 纳米制程的量产。


另外,2018年2月,三星宣布投资60亿美元,是EUV工艺的专用线,在首尔郊外新建半导体厂房,计划扩大晶圆代工业务。新工厂将于2019年下半年完工,2020年正式投产。将投产7nm及以下制程。


三星的强大在于除了存储器业老大地位不可动摇之外,它的逻辑代工正在积极的推进,由于现金流充裕,非常可能会采用兼并方法继续扩大。而且它拥有丰富的产品链,包括OLED屏等,加上它的执行力极强及勇于搜罗优秀人材,所以它的前景不可小视。


  • 英特尔

英特尔的老大地位难以撼动,尽管三星曾一度超过它,但是今年有可能会翻转。业界有人认为英特尔丢失了移动市场,“气数已尽”,这样的认识可能要修正。因为假如英特尔争得移动市场的第一,全球就是它的一统天下,这个产业就没法玩下去。



观察英特尔可能要站在这样的角度,它每年的投资都在100亿美元以上,及2018年它的研发费用高达135亿美元,远比三星的39亿美元及台积电的28亿美元高出许多。


2018年英特尔的销售额达699亿美元,而且服务器芯片市占达95%以上,及处理器芯片达85%,它的毛利率在60%以上等,因此英特尔的日子实际上还是不错,仅是年增长率不太高。


现阶段英特尓的CEO司睿博,从CFO转到CEO。英特尔自述它将从晶体管向数据转型,是英特尔近50年来最大胆的一次跃迁。


  结语  


先进工艺制程谁站在前列的讨论,关键可能不在谁是领先,因为它是动态改变。但它肯定是个"亮点”,是个”极少数人的俱乐部”,据传未来有可能达近1纳米,需要与它们的财力,技术能力及市场切入时机等相匹配。 现阶段全球半导体三足鼎立,英特尔、台积电、三星各霸一方,近期内此种态势恐怕难以有大的改变,但是一定会此消彼长,无论哪家在各自领域內都面临成长的烦恼。


摩尔定律是否还存在实际的意义,不能仅从尺寸缩小角度,它迟早会到达物理极限,但是未来半导体业发展的空间仍很大,包括两个大的方向,一个是CMOS缩放加上3D工艺技术,加上新技术将是摩尔定律的未来。另外一个是异构集成,加上新型数据处理将是未来产品的演变。所以相信未来摩尔定律的经济效益将继续发挥作用,正如胡正明教授预言全球半导体业还有100年。


关键字:7nm  三星  台积电  英特尔

编辑:muyan 引用地址:http://www.eeworld.com.cn/manufacture/2019/ic-news041027661.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:台积电太可怕,5nm试产完成,将进入量产阶段
下一篇:最后一页

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

台积电完成5nm基础设施设计:逻辑密度是7nm 1.8倍

根据外媒的报道,台积电宣布他们已经完成了5纳米工艺的基础设施设计,进一步晶体管密度和性能。台积电的5纳米工艺将再次采用EUV技术,从而提高产量和性能。根据台积电的说法,5纳米工艺比其7纳米工艺提升很大,以Arm Cortex-A72内核为例,工艺改进使得逻辑密度提高1.8倍,时钟速度增加15%,SRAM和模拟电路面积减少,这意味着每个晶圆的芯片数量更多。该工艺适用于移动,互联网和高性能计算应用程序。台积电还为硅设计流程方案提供在线工具,这些方案针对5 nm工艺进行了优化。据报道,台积电现已开始风险生产。
发表于 2019-04-10

三星:7nm LPP天下无敌 台积电:试产了5nm

集微网消息(文/Oliver),昨(3)日,台积电宣布5nm制程已进入试产阶段,剑指5G和人工智能市场。相较于其7nm制程,在ARM Cortex-A72 的核心上能够提供1.8 倍的逻辑密度,速度增快15%,具有优异的SRAM 及类比面积缩减。台积电研究发展与技术发展副总经理侯永清表示,5nm工艺作为业界最先进的逻辑制程,将能够解决5G时代的来临和人工智能的井喷式发展带来的高运算力需求。在笔者看来,15%的性能提升对于5G来说,还是远远不够的。据悉,台积电的3nm新厂已经通过了环评大会,将于明年动土新建,3nm应该才是台积电在5G时代的顶梁柱。包括唯一能与台积电较劲一番的三星,也正在猛攻3nm GAA工艺,预计将于2021年量产
发表于 2019-04-09
三星:7nm LPP天下无敌 台积电:试产了5nm

台积电太可怕,5nm试产完成,将进入量产阶段

当我们还在纠结新买的手机或者电脑是不是最新的7nm或10nm芯片的时候,台积电在本月重磅宣布率先完成5nm的架构设计,且已经进入试产阶段。半导体工艺在如此短暂的时间内实现了如此快速的迭代,这完全超出了很多人的预期。 尤其是对于那些在苦等AMD 7nm和intle 10nm新品的DIY玩家们而言,这个消息简直如晴天霹雳一般的存在。难道说,很多人还没用上的7nm和10nm,已经又双叒叕要落伍了吗?这不仅让人感叹科技发展之快,更让人觉得心里有一些不爽……  台积电5nm蓄势待发 其实从用户的角度,我们理应支持产品的加速迭代升级,因为这可以让我们以同样的钱获得性能更为出色的产品。但是如果
发表于 2019-04-09
台积电太可怕,5nm试产完成,将进入量产阶段

麒麟985采用7nm+EUV工艺?

集微网消息,据外媒报道,华为即将推出的麒麟985旗舰级芯片组可能成为首款采用极紫外光刻工艺(EUV)制造的智能手机芯片,仍为7nm工艺。此前也有相关媒体报道称,华为下半年将大幅追加台积电7nm芯片的投产量,有望超过苹果成为台积电最大的7nm客户。按照惯例,麒麟985应该就是麒麟980的升级改良版,预计会提升CPU/GPU主频,进一步提升性能。同时,麒麟985的首发机型会是华为Mate 30系列,预计今年下半年推出。麒麟985的一大亮点就是标配5G基带,这也意味着华为Mate 30系列会支持5G网络。外媒报道称,EUV(极紫外光刻工艺)是采用光来蚀刻硅晶片上的晶体管,该技术可以让晶体管的位置更精确,同时芯片上的晶体管密度可以增加20
发表于 2019-03-25

走进10nm时代!2019年英特尔芯片技术与产品展望

设计了缓存部分,制造方面基于全新的晶体管优化方案,加入了新的安全设计等功能。2021年即将推出的处理器架构被称为Gloden Cove。这款新架构的工艺目前未知,可能继续基于深度改进版本的10nm或者全新的7nm工艺。Gloden Cove在架构上的改进之处包括单线程性能的提升,AI性能的加强、网络性能和5G性能的优化,进一步提升安全性能等。从英特尔这三代处理器改进来看,似乎Sunny Cove和Golden Cove的改进较为明显,都提及了单线程性能的提升、新的功能加入等。中间的Willow Cove则更像是工艺制程的改进和一些优化措施等,毕竟优化缓存是很难做到IPC大幅度增强的。这种方式有点类似于之前英特尔的Tick-Tock
发表于 2019-02-24
走进10nm时代!2019年英特尔芯片技术与产品展望

台积电3nm研发中心环评遇阻,将补件再审

环保署今天召开新竹科学工业园区宝山用地扩建计划环境影响说明书专案小组初审,这是台积电先进制程3 纳米建厂及研发中心用地,环评小组要求5月底前补充断层影响等资料再审。台积电为了冲刺先进制程3纳米建厂及研发中心需求,向竹科管理局提出土地需求。开发单位科技部新竹科学工业园区管理局今天表示,此开发案在新竹市东区与新竹县宝山乡交界处,包含东侧园区29.5公顷,西侧社区3.22公顷,合计32.72公顷。,此次约扩增的用地,主要提供台积电做为研发中心,对于3纳米厂的研发量产将有关键性作用。台积电表示,希望竹科研发中心可以在今年完成环评,明年动工,尽快赶上3纳米厂2022年底量产的时程。竹科管理局表示,竹科以先进半导体研发测试为主,已有完整半导体产
发表于 2019-02-19
台积电3nm研发中心环评遇阻,将补件再审

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 电子设计 电子制造 视频教程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved