Altera将采用赛普拉斯高密度QDR II系列SRAM

2011-12-19 16:45:33来源: 互联网 关键字:采用  系列

    赛普拉斯(Cypress)宣布Altera旗下的28奈米Stratix V GX现场可编程闸阵列(FPGA)开发套件,选用赛普拉斯QDR II(Quad Data Rate II)及QDRII+静态随机存取记忆体(SRAM)。赛普拉斯的SRAM让Stratix V FPGA开发套件能实现高达100Gbit/s的线路速率。

Stratix V GX FPGA开发套件提供完整的设计环境,协助客户进行Altera高效能28奈米FPGA的开发工作,并满足网路线路卡、先进长程演进计划(LTE)基地 台、高阶无线射频卡(RF Cards)及军用雷达等各种应用需求。新款套件让研发业者能以最新协定PCIe 3和各种记忆体子系统(包括DDR3、QDRII以及QDRII+)来设计并测试Stratix V GX FPGA。

QDRII+元件搭载晶粒内终端电阻(ODT),因此不必使用外部终端电阻,进而能够提升讯号完整性、降低系统成本以及节省电路板空间。新款元件密度高达 144 Mbit,速度最高至550MHz。突发传送长度(Optional Burst)为4时,144 Mbit QDRII+每秒能完成五亿五千万次处理。此外,65奈米SRAM适用于各种网路应用,包括核心与边界路由器、固定式与模组化乙太网路交换器、3G基地台 及保全路由器。

赛普拉斯同步SRAM事业部资深经理Sudhir Gopalswamy表示,Stratix V FPGA将网路效能提升到全新的境界,很高兴赛普拉斯能提供理想的记忆体技术,让顾客获得技术演进所带来的效益。

Altera高阶产品部门资深行销经理Bernhard Friebe也指出,赛普拉斯的QDRII与QDRII+提供卓越的速度、密度以及低延迟等特色,满足现今高效能网路解决方案的要求。而Stratix V FPGA支援QDRII和QDRII+等最新记忆体技术,将能帮助顾客全力提升终端系统的功能。

关键字:采用  系列

编辑:eeleader 引用地址:http://www.eeworld.com.cn/gykz/2011/1219/article_9200.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:RS Components 进一步扩充其 3D CAD 数据库
下一篇:台积电望与供货商携手合作加速20纳米制程,创造双赢

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利
推荐阅读
全部
采用
系列

小广播

独家专题更多

TI车载信息娱乐系统的音视频解决方案
TI车载信息娱乐系统的音视频解决方案
汇总了TI汽车信息娱乐系统方案、优质音频解决方案、汽车娱乐系统和仪表盘参考设计相关的文档、视频等资源
迎接创新的黄金时代 无创想,不奇迹
迎接创新的黄金时代 无创想,不奇迹
​TE工程师帮助将不可能变成可能,通过技术突破,使世界更加清洁、安全和美好。
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2017 EEWORLD.com.cn, Inc. All rights reserved