维持阻塞D触发器的脉冲工作特性和动态参数

2011-04-21 10:31:45来源: 互联网

根据前面分析可知,维持阻塞D触发器的工作分两个阶段,在CP=0时,为准备阶段;CP由0向1正向跳变时刻为状态转移阶段。为了使维持阻塞D触发器(见图13-22)能可靠工作,要求:
在CP正跳变触发沿到来之前,门F和门G输出端Q2和Q1应建立起稳定状态。由于Q2和Q1稳定状态的建立需要经历两个与非门的延迟时间,这段时间称为建立时间tset=2tpd。在这段时间内要求输入激励信号D不能发生变化。所以CP=0的持续时间应满足tCPL≥tset=2tpd。
在CP正跳变触发沿来到后,要达到维持阻塞作用,必须使Q4或Q3由1变为0,这需要经历一个与非门延迟时间。在这段时间内,输入激励信号D也不能发生变化,将这段时间称为保持时间th,其中th=1tpd。
CP=1的持续时间tCPH必须大于tCPHL。该触发器的tCPHL为三级与非门(C→A→B或E→B→A)延迟时间,即tCPH>tCPHL=3tpd。
CP脉冲的工作频率应满足

维持阻塞D触发器对输入信号D及触发脉冲CP的要求示意如图13-29所示。

关键字:维持  阻塞  触发器

编辑:eeleader 引用地址:http://www.eeworld.com.cn/gykz/2011/0421/article_5639.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
维持
阻塞
触发器

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved