真有效值AC/DC转换器AD736及其在RMS仪表电路中的应用

2006-05-07 15:49:30来源: 国外电子元器件

1 概述

在科学实际和生产实践中,会遇到大量的非正弦波。传统测量仪表采用的是平均值转换法来对其进行测量,但这种方法存在着较大的理论误差。为了实现对交流信号电压有效值的精密测量,并使之不受被测波形的限制,可以采用真有效值转换技术,即不通过平均折算而是直接将交流信号的有效值按比例转换为直流信号。为了适应现代电子测量的需要,目前测量交流电压真有效值(RMS)的万用表得到了迅速的发展。交流电压的真有效值是通过电路对输入交流电压进行“平方→求平均值→开平方”的运算而得到的。真有效值仪表的最大优点是能够精确测量各种电压波形的有效值,而不必考虑被测波形的参数以及失真。随着集成电路的迅速发展,近年来出现了各种真有效值AC/DC转换器。美国AD公司的AD736是其中非常典型的一种。

AD736是经过激光修正的单片精密真有效值AC/DC转换器。其主要特点是准确度高、灵敏性好(满量程为200mVRMS)、测量速率快、频率特性好(工作频率范围可达0~460kHz)、输入阻抗高、输出阻抗低、电源范围宽且功耗低最大的电源工作电流为200μA。用它来测量正弦波电压的综合误差不超过±3%。

2 工作原理及管脚功能

AD736的内部框图如图1所示。它主要由输入放大器、全波整流器、有效值单元(又称有效值芯子RMS CORE)、偏置电路、输出放大器等组成。芯片的2脚为被测信号VIN输入端,工作时,被测信号电压加到输入放大器的同相输入端,而输出电压经全波整流后送到RMS单元并将其转换成代表真有效值的直流电压,然后再通过输出放大器的Vo端输出。偏置电路的作用是为芯片内部各单元电路提供合适的偏置电压。

AD736采用双列直插式8脚封装,其管脚排列如图2所示。各管脚的功能如下:

+Vs:正电源端,电压范围为2.8~16.5V;

-Vs:负电源端,电压范围为-3.2~-16.5V;

Cc:低阻抗输入端,用于外接低阻抗的输入电压(≤200mV),通常被测电压需经耦合电容Cc与此端相连,通常Cc的取值范围为10~20μF。当此端作为输入端时,第2脚VIN应接到COM;

VIN:高阻抗输入端,适合于接高阻抗输入电压,一般以分压器作为输入级,分压器的总输入电阻可选10MΩ,以减少对被测电压的分流。该端有两种工作方式可选择:第一种为输出AC+DC方式。该方式将1脚(Cc)与8脚(COM)短接,其输出电压为效流真有效值与直流分量之和;第二种方式为AC方式。该方式是将1脚经隔直电容Cc接至8脚,这种方式的输出电压为真有效值,它不包含直流分量。

COM:公共端;

Vo:输出端;

CF:输出端滤波电容,一般取10μF;

CAV:平均电容。它是AD736的关键外围元件,用于进行平均值运算。其大小将直接响应到有效值的测量精度,尤其在低频时更为重要。多数情况下可选33μF。

3 典型应用电路

AD736有多种应用电路形式。图3为双电源供电时的典型应用电路,该电路中的+Vs与COM、-Vs与COM之间均应并联一只0.1μF的电容以便滤掉该电路中的高频干扰。Cc起隔直作用。若按图中虚线方向将1脚与8脚短接而使Cc失效,则所选择的就是AC+DC方式;去掉短路线,即为AC方式。R为限流电阻,D1、D2为双向限幅二极管,超过压保护作用,可选IN4148高速开关二极管。

图4为采用9V电池的供电电路。R1、R2为均衡电阻,通过它们可使VCOM=E/2=4.5V。C1、C2为电源滤波电容。上述图3和图4电路均为高阻抗输入方式,适合于接高阻抗的分压器。

图5和图6分别为低阻抗输入方式时,用双电源供电和采用9V单电源供电时的典型应用电路。

4 注意事项

图7是由AD736构成的简单RMS仪表组成框图。图8是由单片机8098和AD736等芯片组成的可测量交直流有效值的智能化RMA仪表组成框图。

应用AD736来制作RMS仪表时,应注意以下几个问题:

(1)当被测交流电压超过200mVRMS时,必须在AD736前加一级分压器,以将被测电压衰减到200mV以内。在采用AD736典型电路制作RMS仪表时,可在AD736的输出端接1.0级、200mV直流毫伏表,或接3位半数字电压表(DVM)。也可利用典型的500型万用表的直流电压档,加上AD736的典型应用电路改制成RMS仪表,AD736应用电路的电源可取自万用表内的9V电池。

(2)若要测量交流电流的真有效值,应在AD736前面加一级分流器。此时应用AD736可选图6所示电路。

(3)设计高精度真有效值RMS时,还应考虑被测电压的波峰因素Kp(波峰因数Kp是被测信号的峰值与真有效值之比)的影响,应仔细选择合适的CAV。常见的正弦波、言波、三角波和锯齿波的Kp≤2,此时CAV可取33μF。但对于窄脉冲或晶闸管的波形,由于Kp>2,因此应适当增大CAV的容量,以延长取平均值的时间,从而减少由Kp>2所引起的附加误差。

编辑: 引用地址:http://www.eeworld.com.cn/designarticles/fpgaandcpld/200605/1255.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 安防电子 医疗电子 工业控制

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved