如何用TDR来测试PCB板的线路阻抗

2016-08-18 11:25:42来源: eefocus
前面已经讲了TDR的原理以及如何确定TDR的分辨率。那么,我们要正确测量PCB板上的线路阻抗,还有哪些需要注意的地方呢? 

 

1、 阻抗测试的行业标准

 

之前贴过好多张阻抗测试的图片,重新再贴一张给大家看看。阻抗并不是想象中稳定的直线,而是波澜起伏。在前端和后端会受到探头或者开路的影响,中间由于生产制程的关系,也会有波动。

 

那么,我们怎么判断测试结果呢?怎么确定生产的PCB阻抗是否满足要求呢?首先来看看IPC规范,IPC2557A建议的测量区间是DUT的30%~70%区间。

 

 

再来看看Intel以及现在主流板厂的测试习惯,为了避开Launch区域以及反射区域的影响,测试区间建议是DUT的50%到70%区域。


 
用TDR来测试线路阻抗,我们首先要了解测试区间的要求,才能准确理解测量得到的结果。

 

2、探头对阻抗测试结果的影响

 

通常来说,TDR测试的时候,会用以下几种探头:

 

其中,板厂通常会用手持探棒点测,Probe的影响呈现感性。SI实验室常用SMA来连接测试线缆,SMA在阻抗测试中可能呈现容性。两种探头对测试结果的影响如下图所示:
 

 

由于Probe的感性或者容性影响,最终DUT的测试结果会有一点点的偏差。

关键字:TDR  PCB板  线路阻抗

编辑:什么鱼 引用地址:http://www.eeworld.com.cn/Test_and_measurement/article_2016081816792.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
TDR
PCB板
线路阻抗

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved