详解差分信号

2014-09-17 11:56:48来源: ednchina

  我们中的大部分都能直观地理解信号是如何沿导线或走线传播的,即便我们也许对这种连接方式的名称并不熟悉——单端模式。术语“单端”模式将这种方式同至少其它两种信号传播模式区分开来:差模和共模。后面两种常常看起来更加复杂。

  差模

  差模信号沿一对走线传播。其中一根走线传送我们通常所理解的信号,另一根传送一个严格大小相等且极性相反(至少理论上如此)的信号。差分与单端模式并不像它们乍看上去那样有很大的不同。记住,所有信号都有回路。一般地,单端信号从一个零电位,或地,电路返回。差分信号的每一分支都将从地电路返回,除非因为每个信号都大小相

等且极性相反以至于返回电流完全抵消了(它们中没有任何一部分出现在零电位或地电路上)。

  尽管我不打算在专栏中就这个问题花太多时间,共模是指同时在一个(差分)信号的线对或者在单端走线和地上出现的信号。对我们来说这并不容易直观地去理解,因为我们很难想象怎样才能产生这样的信号。相反通常我们不会产生共模信号。通常这些都是由电路的寄生环境或者从邻近的外部源耦合进电路产生的。共模信号总是很“糟糕”,许多设计规则就是用来防止它们的发生。

  差分走线

  尽管看起来这样的顺序不是很好,我要在叙述使用差分走线的优点之前首先来讲述差分信号的布线规则。这样当我讨论(下面)这些优点时,就可以解释这些相关的规则是如何来支持这些优点的。

  大部分时候(也有例外)差分信号也是高速信号。这样,高速设计规则通常也是适用的,尤其是关于设计走线使之看起来像是传输线的情况 。这意味着我们必须仔细地进行设计和布线,如此,走线的特征阻抗在沿线才能保持不变。

  在差分对布线时,我们期望每根走线都与其配对走线完全一致。也就是说,在最大的可实现范围内,差分对中每根走线应该具有一致的阻抗与一致的长度。差分走线通常以线对的方式进行布线,线对的间距沿线处处保持不变。通常地,我们尽可能将差分对靠近布线。

  差分信号的优点

  “单端”信号通常参考到某些“参考”电位。这有可能是正的或者是地电压,一个器件的门限电压,或者另外某处的信号。另一方面,差分信号仅参考到与其配对信号。也就是说,如果一根走线(正信号)上的电压比另外一根走线(负信号)高,我们就得到了一个逻辑状态,如果是低,我们就得到另外一个逻辑状态(见图1)。这样有几个好处:

当差分信号曲线交叉时逻辑状态在该点发生改变

  图 1当差分信号曲线交叉时逻辑状态在该点发生改变

  时序可以更精确地定义,因为控制一对信号的交点比控制一个关于其他参考电压的绝对电压容易。这也是走线要精确等长的原因之一。任何在源端所进行的时序控制都可以让步,如果信号在不同的时间到达另一端。进一步来讲,如果线对的远端信号没有精确相等且极性相反,共模信号就可能产生并将导致信号时序与EMI问题。

  因为除了自身,差分信号没有参考任何其它信号,并且信号交叉的同步可以更有力地控制,差分电路通常可以运行在比类似的单端电路更高的频率上。

  因为差分电路对两根走线(两者的信号大小相等极性相反)上信号的差作出响应,得到的净信号两倍于(可比的环境噪声)任一单端信号。因此在其它条件等同的情况下,差分信号有着更大的信噪比及性能。

  差分电路对线对信号之间的电位差敏感。但是(相对地)对线上与其它参考电压相比(特别是地)的绝对电位不敏感。因此,相对而言,差分电路对诸如地弹、其它存在于电源和/或地平面的噪声信号以及可能出现在每一根走线中相等的共模信号这样的问题不敏感。

  差分信号对EMI和串扰略微免疫。如果线对走得很近,这样任何外部耦合噪声将相等地耦合进线对。这样一来耦合噪声就变成“共模”噪声,而电路对此是(理论上)免疫的。如果导线是“缠绕”(比如双绞线)的,那么对噪声的免疫性就更好。因为我们不能方便地将印制板上的差分走线缠绕起来,把它们尽可能地靠近走线就是最好的办法了。

  紧挨着布线的差分对彼此紧密耦合。这种互耦减少了EMI辐射,特别是与单端走线相比。你可以把这个认为是每根走线的辐射彼此大小相等且极性相反,这样彼此的输出就相互抵消了,就像在双绞线中一样!差分走线彼此越靠近,耦合越强,EMI辐射的可能性就越小。

  缺陷

  差分电路的主要缺陷是走线的增加。因此,如果你的应用中这些优点没有一个是特别重要的,那么就不值得为差分信号以及附带的布线考虑增加面积。但是如果这些优点在你的电路中产生了显著的性能差异,那么增加的布线面积就是我们付出的代价。

  重要结论

  差分线彼此耦合。这种耦合影响了走线的对外阻抗,因此端接方法 (关于这个问题的讨论以及如何计算差分阻抗请参见脚注2)所用的差分阻抗的计算是困难的。在这里国家半导体有一些参考,Polar Instruments提供了一个独立的计算器(是收费的)可以计算许多不同结构 差分走线的差分阻抗。高端设计工具包也能计算差分阻抗。

  但是注意是耦合直接影响了差分阻抗的计算。差分走线之间的耦合必须在整个线长内保持一致或者阻抗是连续的。这就是设计规则中“固定间距”的原因。

  注释

  例如,参见"PCB Impedance Control", PC Design, March, 1998,以及"What\'s All This Critical Length Stuff, Anyhow?", PC Design, October, 1999。

  "Differential Impedance, What\'s the Diff

erence", PC Design, August, 1998

  参见他们的网页:http://www.polarinstruments.com/

  我们通常认为信号以三种模式沿电路传播:单端、差模或共模。

  单模是我们最熟悉的。它包括介于驱动器与接收器之间的单根导线或走线。信号沿走线传播并从地返回1。

  差模包括介于驱动器与接收器的一对走线(或导线)。我们一般认为其中一根走线传送正信号而另一根传送负信号,并且大小相等极性相反,没有通过地的返回信号;信号沿一根走线前进并从另外一根返回。

  共模信号通常更难于理解。既可以包括单端走线也可以包括两个(可能更多)差分走线。同样的信号沿走线以及返回路径(地)或者沿差分对中的两根走线流动。大部分人往往对共模信号不熟悉,因为我们自

己从来不会故意产生它们。它们通常是由从其它(邻近或外部)源耦合进电路的噪声引起的。一般来讲,结果最好情况是中性的,最坏情况是具有破坏性的。共模信号能够产生干扰电路正常运行的噪声,并且是常见的EMI 问题的来源。

  优点

  差分信号相比单端信号有一个显著的缺点:需要两根走线而不是一根,或者两倍的电路板面积。但是差分信号有几个优点:如果没有通过地的返回信号,地回路的连续性相对就变得不重要了。因此,假如我们有一个模拟信号通过差分对连接到数字器件,就无需担心跨越电源边界,平面不连续等等问题。差分器件的电源分割也更容易处理2。差分电路在低压信号的应用中是非常有益的。如果信号电平非常低,或者如果信噪比是个问题,那么差分信号可以有效地倍增信号电平(+v-(-v)=2v)。差分信号和差分放大器通常用于信号电平非常低的系统的输入级。

  差分接收器往往对输入信号电平的差敏感,但是常常被设计为对输入的共模偏移不敏感。因此在强噪声环境中差分信号往往比单端信号有着更好的性能。

  相比单端信号(以一个不太精确的受电路板其他位置的噪声的干扰的信号为参考)差分信号(彼此互为参考)的翻转时序可以更精确地设定。差分对的交叉点定义得非常精确(图1)。单端信号位于逻辑1 和逻辑0 之间的交叉点受制于(举例)噪声、噪声门限以及门限检测问题等等。

[1] [2]

关键字:差分信号  差模

编辑:什么鱼 引用地址:http://www.eeworld.com.cn/Test_and_measurement/2014/0917/article_9544.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
差分信号
差模

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved