信号完整性分析中抖动的分类

2012-04-12 18:21:17来源: 61ic

一、峰峰值抖动、均方根抖动

过去多年来用于量化抖动的最常用的方法是峰峰值抖动(Peak-to-peak Jitter)和均方根抖动(Root-Mean-Square Jitter,抖动直方图或者抖动分布的1 或者RMS值)。但是由于随机抖动以及非固定抖动的存在,使得抖动的峰峰值随着观察样本数量的增加而增加,因此说峰峰值抖动参数用于衡量固有抖动会很有效,但是衡量随机性抖动却会出现很大误差;相同的道理,由于固有抖动及非高斯性抖动和噪声的存在,使得抖动的直方图或者分布图不呈现完全的高斯分布,因此统计得到的抖动的1σ或者RMS值不等于真实高斯分布的1 值。

峰峰值抖动和均方根抖动均是对某一类抖动的统计分析指标。

二、相位抖动、周期抖动、相邻周期间抖动

由于时钟系统是数字电路系统非常关键的一部分,直接决定了数据信号发送和接收的成败,是整个系统的主动脉,因此时钟的抖动一直备受关注。描述时钟系统的抖动参量一般分为三类,即相位抖动(Phase jitter)、周期抖动(Period jitter)、相邻周期间抖动(Cycle to cycle jitter).

1、相位抖动
在数字系统中,两个逻辑电平之间的切换通常伴随着快沿的出现,这些边沿在时序上的不稳定性就叫做相位抖动(phase jitter,有时也叫累积抖动,accumulated jitter,指实际边沿位置与理想边沿位置的偏差,以时间为单位,也可以换算成弧度,角度等);相位抖动是相位噪声在数字域的等效体现,它是离散量,因此只有当边沿存在时候才有定义。

理想边沿位置一般定义在数字信号一个比特位时间间隔的整数倍位置处。如下图1所示为某一

不会直接使用时钟的边沿来保证时序关系,而是看周期的稳定性,也就是周期的抖动,有时候时钟周期越长,可能带来保持时间余量不足的问题,这个时候就需要测量周期抖动;而相邻周期间抖动常常可以用来衡量时钟分频器的稳定性。总之,这三种抖动都是衡量时钟本身性能的指标,在不同的应用背景下需要关注不同的指标,通常时钟芯片的手册会给出对时钟的抖动指标要求。

[1] [2] [3]

关键字:信号完整性  峰峰值抖动  相位抖动

编辑:什么鱼 引用地址:http://www.eeworld.com.cn/Test_and_measurement/2012/0412/article_4967.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
信号完整性
峰峰值抖动
相位抖动

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved