datasheet

Wave Computing选用UltraSoC技术支持TritonAI 64 IP平台

2019-06-05来源: EEWORLD关键字:UltraSoC  TritonAI

UltraSoC宣布Wave Computing选择了该公司的嵌入式分析和异构调试技术,以测试其新推出的用于智能系统级芯片(SoC)的TritonAI 64可扩展半导体知识产权(IP)平台。对于Wave Computing需要验证和调试异构IP设计的客户来说,这次对UltraSoC平台的引入也将为其提供一个参考设计。

 

Wave Computing正与UltraSoC携手创建一个参考架构,用于为基于TritonAI 64平台的SoC提供性能测试、验证和报告。该平台包含三种不同类型的处理引擎 :WaveFlow™、WaveTensor™和WaveRT™ ,所有这三种引擎均基于单核MIPS 32 CPU。UltraSoC的分析和调试平台非常适合验证此类系统,因为它能够监测单个处理器,并报告可能存在于SoC中更广泛的、潜在的性能或功能问题。

 

UltraSoC为SoC设计人员提供了一个完整的集成开发环境,它将全面的调试、运行控制和性能微调结合在一起。具有以这种方式去验证设计的能力,对于采用了人工智能(AI)和机器学习的应用,汽车或如体育场馆、机场和火车站等要求苛刻的、需要高速安全和公共安全的企业应用等场景尤其有用。

 

验证SoC的费用是半导体公司最为关心的问题,尤其是在器件复杂的情况下。特别是在过去几年中,芯片设计人员已经从多核过渡到重核产品,甚至是集成了许多不同处理器内核的异构多核SoC。通过混合和匹配不同的半导体IP内核来设计复杂的SoC已经足够困难,但测试和证实这些设计是更加困难。大多数半导体公司都面临着验证这些日益复杂的现代设计所需的费用和时间方面的挑战。

 

Wave Computing的AI和CPU IP授权战略营销高级总监Steve Brightfield表示:“鉴于我们新推出的TritonAI 64平台所具有的可扩展特性,非常重要的是使客户可以去放心地测试TritonAI 64平台的多线程、异构处理器执行情况,以便在其更广泛的系统内正确地运行。这在采用了额外处理器架构或自定义逻辑的SoC产品中尤为重要。UltraSoC的嵌入式分析技术提供了一个统一的视图,可以了解调试和优化系统时需要对芯片所做的更新。 我们坚信UltraSoC的嵌入式分析技术将帮助我们的客户从TritonAI平台中获取更多信息,以用于任何应用。”

 

嵌入式SoC技术由于其复杂的设计,以及通常无法查看或轻松访问许多系统组件而面临挑战,UltraSoC致力于通过嵌入式监测、分析和调试技术来克服SoC设计的挑战,这些技术能够深入了解任何SoC的系统级操作。 这种“嵌入式智能”使开发人员能够处理与复杂和异构设计相关的问题,即不同的CPU架构被用在单个系统中。 UltraSoC的技术显著地简化了系统的启动和调试功能,使客户可以将调试时间缩短多达25%。

 

“我们对Wave Computing选择我们的技术用于其新推出的TritonAI 64平台而倍感兴奋,该平台具有将AI引入到数千种边缘应用的巨大潜力,”UltraSoC首席执行官Rupert Baines说:“随着越来越多的智能技术在进入市场时都采用开放CPU架构,即通常与异构加速器和其他内核相结合,因而开发人员了解所有设计单元如何交互工作的能力变得非常重要。UltraSoC的嵌入式分析技术从一开始就被设计用于在异构和同构CPU架构中进行监测和报告。”

 

 

 

 


关键字:UltraSoC  TritonAI

编辑:muyan 引用地址:http://www.eeworld.com.cn/IoT/ic463738.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:做了多年的地铁,你知道地铁屏蔽门如何保证通讯稳定吗
下一篇:NovuMind有何高明之处能够获得分析师青睐?

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

周期精确追踪提高UltraSoC嵌入式分析基础架构的性能优化能力

UltraSoC今日宣布其嵌入式监测和分析基础架构中推出新技术,支持高性能计算、存储和实时设备的设计人员能够从其产品中获取最高级别的性能。通过增加周期精确的追踪功能,可使利用UltraSoC嵌入式分析技术的实时应用开发人员不仅能够查看器件内部发生的情况,而且更为关键的是可以看到发生某些情况的时间。 在实时和性能关键型(performance-critical)应用中,周期精确追踪正变得越来越重要,工程师需要将其硬件和软件代码的运行优化到单时钟周期的水平,即被CPU、GPU、DSP或加速器所识别的最小时间单位。周期精确追踪技术最初将作为UltraSoC用于RISC-V处理器追踪解决方案的一部分提供,RISC-V是一个
发表于 2019-05-07

UltraSoC为Western Digital的处理器和缓存一致性互连提供支持

面向RISC-V生态系统的嵌入式分析领先供应商UltraSoC宣布:公司已在其嵌入式分析架构中为Western Digital的RISC-V SweRV Core™处理器和相关的OmniXtend™缓存一致性互连结构提供全面支持。 两家公司已携手合作创建了一个调试和片上分析生态系统,它将为Western Digital的内部开发团队以及选择采用SweRV Core处理器来开发自有应用的第三方伙伴提供支持。  “Western Digital已被证明是RISC-V生态系统中强大的推动者,其远见卓识的技术演进之道包含了专为其目标应用而量身定制的处理器,”UltraSoC
发表于 2019-03-01

UltraSoC扩展片为复杂多核系统提供全面支持

UltraSoC日前宣布其嵌入式分析架构实现了一次重大扩展,支持设计人员和创新者将强大的、由数据驱动的功能集成至他们的产品中。汽车、存储和高性能计算行业的开发人员现在可以在其产品中集成更复杂的、基于硬件的安全、防护、和性能微调功能,同时在系统级芯片(SoC)开发周期中使用UltraSoC的技术,还将在产品上市时间和成本方面获得极大优势。 这些新功能支持SoC设计人员构建具有多达65,000个组件的片上监测和分析系统,从而为拥有数千个处理器的系统提供无缝支持。未来随着功能的迭代将可以支持拥有更多数量处理器的百万兆级(Exascale)系统。除了显著提升的扩展能力之外,新的系统内存缓冲区(SMB)知识产权(IP)还支持嵌入式
发表于 2019-03-01

UltraSoC的高级多核调试技术亮相2019年嵌入式世界展

UltraDevelop 2嵌入式分析软件套件现在进行beta测试 UltraSoC宣布,其UltraDevelop 2集成开发环境(IDE)现在可用于beta测试,并正在向合格的重点客户提供试用。新IDE将于本周在德国纽伦堡举办的嵌入式世界展会(Embedded World 2019)上首次公开展示。 UltraDevelop 2于2018年10月推出,为系统级芯片(SoC)的开发团队提供了一个完整而全面的集成化开发环境(IDE):集成了调试、运行控制和性能调优功能,可为硬件、固件和软件的运行提供集成化的视图,以及高级异常检测、可视化和数据科学等功能。 UltraDevelop 2利用UltraSoC系统级
发表于 2019-02-28

UltraSoC Aileen解读公司动向:加强在RISC-V及汽车上的投入

近日,UltraSoC首席战略及运营官Aileen Smith借中国集成电路设计年会之际,向媒体阐述了UltraSoC基本情况,以及今年工作的一些进展。Aileen在业界拥有着丰富的经验,在加入UltraSoc之前,Aileen在华为技术公司担任战略顾问兼生态系统拓展负责人,为其提供电信行业战略性建议。Aileen成功的职业生涯经历了软件工程、各种公司的运营和战略管理,这些公司包括华为、TM Forum、摩托罗拉(Motorola)和阿尔卡特(Alcatel)。UltraSoC首席战略及运营官Aileen SmithAileen的声誉和经验得到了广泛的认可,并经常被提及:去年,她荣获了国际媒体Silicon Republic评选
发表于 2018-12-11
UltraSoC Aileen解读公司动向:加强在RISC-V及汽车上的投入

小广播

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved