Achronix完成Speedcore eFPGA技术量产级测试芯片的验证

2018-01-22 13:21:47编辑:冀凯 关键字:Achronix

美国加利福尼亚州圣克拉拉市--2018年1月19日—基于现场可编程门阵列(FPGA)的硬件加速器器件和嵌入式FPGA(eFPGA)硅知识产权领域领导性企业Achronix半导体公司(Achronix Semiconductor Corporation)日前宣布:已完成了其采用台积电(TSMC)16nm FinFET+工艺技术的SpeedcoreTM eFPGA量产验证芯片的全芯片验证。通过在所有的运行情况下都采用严格的实验室测试和自动测试设备(ATE)测试,验证了Speedcore测试芯片的完整功能。


Speedcore IP是一种完全排列架构技术,可以构建密度范围可从少于1万个查找表(LUT)一直到2百万个查找表再加大容量的嵌入式存储器和数字信号处理器(DSP)单元。通过特别为嵌入到系统级芯片(SoC)和专用芯片(ASIC)中而设计,Speedcore eFPGA IP代表新一代的可编程逻辑技术。它支持SoC开发人员在其器件中设计可编程性,从而使这些器件成为具备可编程硬件加速功能的平台,来应对不断变化的标准,或使其产品不会过时。与独立FPGA芯片相比,Speedcore eFPGA提供了更小的片芯面积、更高的性能、更低的功耗和更低的总体系统成本。


Speedcore验证芯片已通过了采用Speedcore 16t验证板的验证项目,该验证板是一种可提供给潜在客户来全面评估Speedcore eFPGA功能的平台;用户能够获得许多针对特定应用的、运行在500MHz的参考设计,也可以通过运行配套的ACE设计工具套件来评估Speedcore的功能,以及探索验证设计理念。有关功能可通过观看演示视频了解,请访问http://bit.ly/2FIs5pt。


 “自Achronix于一年多以前宣布开始供货以来,对Speedcore eFPGA技术的需求一直呈指数级增长,”Achronix市场营销副总裁Steve Mentor说道。“许多对Speedcore eFPGA感兴趣的公司都提出要求,提供一个平台来测试他们的硬件加速算法,以作为其核签条件之一。Speedcore 16t验证平台是一个非常好的工具,在最终为其SoC确定所用Speedcore的需求之前,允许这些公司在500MHz速率硬件上运行其复杂的设计。”


Achronix创纪录的一年


本新闻是Achronix在2017年实现营业收入比上年增长7倍并将超过1亿美元之后发出的,这得益于其Speedster22i系列FPGA产品的销售,以及其Speedcore eFPGA硅知识产权(IP)产品的授权。此外,Achronix的员工人数在2017年增加了30%,并将在2018年继续扩大团队,以支持对其Speedcore和SpeedchipTM定制化的嵌入式FPGA(eFPGA)产品的强烈需求。


在2017年12月份,Achronix荣获2017年度电子行业成就奖(2017 ACE Awards)中的年度杰出公司大奖。这项荣耀卓著的大奖授予那些电子行业的真正领导者,旨在表彰其展现出的最高水准的专业性、员工发展与挽留、客户服务、卓越技术及盈利增长能力。

关键字:Achronix

来源: EEWORLD 引用地址:http://www.eeworld.com.cn/FPGA/article_201801223772.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:FPGA的三个时代:可编程技术30年回顾
下一篇:AI芯片公司『泰芯科技』获远瞻资本投资

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

CAST和Achronix使用无损压缩IP支持从数据中心到边缘的数据处理

美国加利福尼亚州圣克拉拉市,2018年5月—基于现场可编程门阵列(FPGA)的硬件加速器器件及嵌入式FPGA(eFPGA)领域内领导性企业Achronix半导体公司(Achronix Semiconductor Corporation)日前宣布:与专注于为电子系统设计人员提供半导体IP的半导体知识产权公司CAST Incorporated达成合作;CAST的高性能无损压缩IP已经被植入,以支持Achronix 的FPGA产品组合,用来完成数据中心和移动边缘间数据传输的高效处理。CAST为Deflate、GZIP和ZLIB等无损压缩工具提供标准的硬件实现,它们与用于压缩或解压的软件实现方式兼容。ZipAccel内核提供的硬件实现
发表于 2018-05-03 10:21:18

CAST和Achronix使用无损压缩IP支持从数据中心到边缘的数据处理

美国加利福尼亚州圣克拉拉市,2018年5月—基于现场可编程门阵列(FPGA)的硬件加速器器件及嵌入式FPGA(eFPGA)领域内领导性企业Achronix半导体公司(Achronix Semiconductor Corporation)日前宣布:与专注于为电子系统设计人员提供半导体IP的半导体知识产权公司CAST Incorporated达成合作;CAST的高性能无损压缩IP已经被植入,以支持Achronix 的FPGA产品组合,用来完成数据中心和移动边缘间数据传输的高效处理。CAST为Deflate、GZIP和ZLIB等无损压缩工具提供标准的硬件实现,它们与用于压缩或解压的软件实现方式兼容。ZipAccel内核提供的硬件实现
发表于 2018-05-02 20:17:08

AccelerComm与Achronix实现5G极化码与Speedcore eFPGA集成来支持客户5G

·AccelerComm的极化码半导体知识产权(Polar Code IP)已集成到Achronix的FPGA产品组合之中·Achronix的 ACE设计工具也与AccelerComm的IP实现集成,以面向Speedcore嵌入式FPGA(eFPGA)技术美国加利福尼亚州圣克拉拉市,2018年3月—基于现场可编程门阵列(FPGA)的硬件加速器器件和嵌入式FPGA(eFPGA)领域内的领导性企业Achronix半导体公司(Achronix Semiconductor Corporation)日前宣布:与专注于下一代无线通信加速的半导体知识产权(IP)企业AccelerComm有限公司达成合作。AccelerComm专利申请中的极化码
发表于 2018-03-30 17:45:53
AccelerComm与Achronix实现5G极化码与Speedcore eFPGA集成来支持客户5G

AccelerComm与Achronix实现5G极化码与Speedcore eFPGA集成

美国加利福尼亚州圣克拉拉市,2018年3月—基于现场可编程门阵列(FPGA)的硬件加速器器件和嵌入式FPGA(eFPGA)领域内的领导性企业Achronix半导体公司(Achronix Semiconductor Corporation)日前宣布:与专注于下一代无线通信加速的半导体知识产权(IP)企业AccelerComm有限公司达成合作。AccelerComm专利申请中的极化码(Polar Code)已经被移植到Achronix的FPGA产品组合中,从而支持客户实现更快速的产品上市,并为使用New Radio新无线的5G增强移动宽带(eMBB)技术方案提供客制化服务。AccelerComm的IP已经被集成到ACE设计工具中
发表于 2018-03-29 10:38:52

eFPGA市场攀升,Achronix再添动力带来ASIC级性能和ACE支持

电子网消息,FPGA经过多年的发展后,技术和产品的发展模式逐渐由分布式转向集中,尤其在人工智能、无人驾驶系统、云计算和5G通信等应用加速兴起后,对大数据计算速度提出越来越高的要求。尽管英特尔(收购Altera)、赛灵思以及新进者都在持续加码看好FPGA的未来,不过,被称为游戏的改变者——嵌入式FPGA(eFPGA)市场应用也在逐步扩大。 “我们eFPGA产品已经占到25%的市场营收,越多越多的客户需求从FPGA转向eFPGA。” Achronix半导体市场营销副总裁Steve Mensor向记者表示,2017年Achronix eFPGA继续保持强劲的市场表现和营收增长,今年营收预计将超过1亿美元。Achronix是美国
发表于 2017-11-02 17:50:56

小广播

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2018 EEWORLD.com.cn, Inc. All rights reserved