datasheet

Achronix半导体全面对接Speedcore eFPGA技术

2018-11-28来源: EEWORLD 关键字:Achronix半导体
  • 该组项目将使研究机构和公司能够使用Achronix高性能Speedcore eFPGA技术快速构建低成本测试芯片
         
         

基于现场可编程门阵列(FPGA)的硬件加速器器件和高性能嵌入式FPGA半导体知识产权(eFPGA IP)领导性企业Achronix半导体公司日前宣布:公司推出两个全新的项目,以支持研究机构、联盟和公司能够全面对接Achronix领先Speedcore eFPGA技术。

 

eFPGA技术正在迅速地成为基于系统级芯片(SoC)的CPU卸载功能中可编程硬件加速单元的必备硅知识产权(IP),已被广泛用于包括人工智能/机器学习(AI / ML)、区块链、网络加速、智能网卡和智能物联网等各种应用。这些被称为“eFPGA Accelerator”的eFPGA应用加速项目面向希望试验或证实新硬件架构的研究机构和测试芯片开发人员,为其提供了获得公司Speedcore eFPGA IP预先配置版本及相关开发工具的对接机会。

 

研究类eFPGA Accelerator应用加速项目:

大学、政府机构和行业联盟经常工作在技术进步的前沿, Achronix承诺支持这些类型的前沿研究项目。 Achronix的全新研究类eFPGA  Accelerator应用加速项目将支持研究人员使用预先配置的Speedcore eFPGA IP,在他们的SoC研究项目中构建可编程硬件加速器。这类项目还针对政府机构的高性能计算需求,解决这些需求中确实需要解决的关键安全性和硬件保障问题,尽管他们通常缺乏去摊销开发定制SoC费用的制造批量。


 

 

测试芯片类eFPGA Accelerator应用加速项目:

测试芯片类eFPGA Accelerator应用加速项目使各种公司能够将eFPGA IP集成到其ASIC和SoC之中,从而利用Achronix经过流片验证的、预先配置好的IP及支持性ACE设计工具。跨越许多个应用领域和地区的公司都希望测试其包含可编程硬件加速器的新体系结构设计,从而满足计算、联网和存储平台的高性能应用需求。测试芯片类eFPGA Accelerator应用加速项目支持这些公司便捷地将经过流片验证的高性能eFPGA IP集成到其ASIC和SoC的设计中,然后根据评估批量来制造芯片。

 

“Achronix很高兴能够走在嵌入式FPGA市场的最前沿,该技术正在迅速地成为许多需要硬件加速的应用的首要选择”,Achronix市场营销副总裁Steve Mensor说道。“这些全新的eFPGA Accelerator应用加速项目将使创新的公司和研究机构能够使用我们的IP和工具去构建下一代的可编程芯片,从而满足AI / ML和其他计算密集型应用不断增长的数据和计算量需求。”

 

Achronix 的研究类eFPGA Accelerator应用加速项目和测试芯片类eFPGA Accelerator应用加速项目,将支持研究机构和测试芯片开发人员轻松地获得Achronix的Speedcore eFPGA技术的许可授权。该项许可包括对接预先配置的、经过流片验证的Speedcore eFPGA IP以及该公司业内一流的ACE设计工具。所有标准的Speedcore交付物都将包含在这些应用加速项目中。这些项目的Speedcore IP都是基于台积电(TSMC)的16FF +工艺技术。


关键字:Achronix半导体

编辑:muyan 引用地址:http://www.eeworld.com.cn/FPGA/2018/ic-news11283821.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:高云半导体推出GW1NZ系列FPGA芯片
下一篇:最后一页

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

ACHRONIX半导体推出1.5GHz最快速FPGA

·公司采用 picoPIPE™ 专利加速技术推出全球最快的 FPGA,可实现 1.5 GHz的峰值性能。 ·Speedster™ 系列首款产品嵌入了 20 个 10.3 Gbps SerDes 通道以及四个独立的 1066 Mbps DDR2/DDR3 控制器。 ·Speedster 采用基于 LUT 技术的常用架构与标准合成仿真工具,从而有助于设计人员使用现有的  RTL。               日前,Achronix 半导体公司宣布全球速度最快的 FPGA 现已开始供货,从而充分展现
发表于 2008-09-19

小广播

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2018 EEWORLD.com.cn, Inc. All rights reserved
pt type="text/javascript" src="//v3.jiathis.com/code/jia.js?uid=2113614" charset="utf-8">