莱迪思FPGA功能安全性设计流程有助于加速IEC61508认证

2015-02-25 18:18:26来源: EEWORLD
    获得TÜV Rheinland认证,秉持最前沿安全性设计方法的设计流程适用于安全攸关的工业、医疗和汽车应用

    为安全攸关的应用加速IEC61508认证
    TÜV Rheinland认证的FPGA功能安全性设计流程(Functional Safety Design Flow)
    秉持最前沿的设计方法,节约时间并降低成本
    支持MachXO、MachXO2、LatticeECP3等莱迪思的FPGA产品系列

    美国俄勒冈州希尔斯波罗市 — 2015年2月25日 —莱迪思半导体公司(NASDAQ: LSCC)—超低功耗、小尺寸客制化解决方案市场的领导者,今日宣布推出基于Lattice Diamond®设计工具的功能安全性设计流程解决方案。该方案获得安全和质量测试领域全球知名的独立机构TÜV-Rheinland的认证,这使得用户能够简化并加速适用于各类应用的IEC61508安全性认证并加快产品上市进程。

    莱迪思半导体产品和区域市场高级总监Jim Tavacoli 表示,“经过认证的莱迪思功能安全性设计流程使得设计工程师能够在开发安全攸关的设计时遵循最前沿的安全设计方法,以加速认证流程并降低设计成本。”

    IEC61508已成为功能安全性认证领域的国际标准,多个行业标准均源自于它。本解决方案由1个设计流程和必要的开发工具组成,确保各类应用符合安全完整性等级(Safety Integrity level)3认证。该功能安全性设计流程解决方案包含:Lattice Diamond设计工具套件(完整的设计和验证流程,包含莱迪思综合引擎(Lattice Synthesis Engine)以及第三方工具,如Aldec Active-HDL™仿真器和Synopsys Synplify Pro®综合工具)以及安全性用户手册(Safety User Manual)。该解决方案涵盖的莱迪思FPGA产品系列包括非易失性产品(MachXO™、MachXO2™以及LatticeXP2™)和基于SRAM的产品(LatticeECP2™、 LatticeECP2M™以及LatticeECP3™)。

   

关键字:莱迪思

编辑:冀凯 引用地址:http://www.eeworld.com.cn/FPGA/2015/0225/article_3553.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
莱迪思

小广播

独家专题更多

富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 
走,跟Molex一起去看《中国电子消费品趋势》!
走,跟Molex一起去看《中国电子消费品趋势》!
 
带你走进LED王国——Microchip LED应用专题
带你走进LED王国——Microchip LED应用专题
 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved