采用MPSoC/3D架构 赛灵思16纳米FPGA出鞘

2015-02-25 09:24:20来源: 新电子

功耗效能比。

汤立人进一步强调,继打造Cortex-A9双核心FPGA SoC架构后,赛灵思FPGA产品正式迈入异质多工处理的MPSoC架构世代,期能让不同的运算引擎处理合适的运算任务,以达提升效能、降低功耗之效。

据了解,16奈米UltraSacle+ FPGA系列运算核心为64位元Cortex-A53四核心处理器,并拥有硬体虚拟化、非对称处理等功能;此外,该产品还配置了Cortex-R5双核心即时处理器,强化系统快速回应、低延迟率、高安全性和可靠度的保障。

值得注意的是,为实现完整图形加速和视讯压缩/解压缩功能,该系列产品亦整合Mali-400MP图形处理器和H.265视频编解码单元,可满足4K/8K影像时代的应用需求。

汤立人指出,自赛灵思迈入20奈米制程后,类ASIC(ASIC-class)的架构及效能为UltraScale FPGA产品带来显着优势,其所提供的价值远超乎每次制程节点转换时所带来的效益;因此该公司20/16奈米产品的应用市场将拓展至整个ASIC、ASSP等嵌入式处理器领域,期能在20/16奈米先进制程世代,成为嵌入式系统晶片业者的绝佳首选。

关键字:赛灵思  FPGA

编辑:刘燚 引用地址:http://www.eeworld.com.cn/FPGA/2015/0225/article_3551.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
论坛活动 E手掌握
微信扫一扫加关注
论坛活动 E手掌握
芯片资讯 锐利解读
微信扫一扫加关注
芯片资讯 锐利解读
推荐阅读
全部
赛灵思
FPGA

小广播

独家专题更多

迎接创新的黄金时代 无创想,不奇迹
迎接创新的黄金时代 无创想,不奇迹
​TE工程师帮助将不可能变成可能,通过技术突破,使世界更加清洁、安全和美好。
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
TTI携TE传感器样片与你相见,一起传感未来
富士通铁电随机存储器FRAM主题展馆
富士通铁电随机存储器FRAM主题展馆
馆内包含了 纵览FRAM、独立FRAM存储器专区、FRAM内置LSI专区三大部分内容。 

夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2016 EEWORLD.com.cn, Inc. All rights reserved